Home
last modified time | relevance | path

Searched defs:x (Results 1 – 25 of 159) sorted by relevance

1234567

/wlan-driver/fw-api/hw/qca6290/v1/
Dwbm_reg_seq_hwioreg.h46 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
89 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
90 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
95 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
Dreo_reg_seq_hwioreg.h46 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
128 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
129 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
132 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
134 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
Dwfss_ce_reg_seq_hwioreg.h46 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_ADDR(x) (x+0x00000000) argument
47 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_PHYS(x) (x+0x00000000) argument
50 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_IN(x) \ argument
52 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_INM(x, mask) \ argument
54 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUT(x, val) \ argument
56 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUTM(x, mask, val) \ argument
68 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_ADDR(x) (x+0x00000004) argument
69 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_PHYS(x) (x+0x00000004) argument
72 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_IN(x) \ argument
74 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_INM(x, mask) \ argument
[all …]
Dmac_tcl_reg_seq_hwioreg.h46 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_ADDR(x) (x+0x00000000) argument
47 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_PHYS(x) (x+0x00000000) argument
50 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_IN(x) \ argument
52 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_INM(x, mask) \ argument
54 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUT(x, val) \ argument
56 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUTM(x, mask, val) \ argument
71 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_ADDR(x) (x+0x00000004) argument
72 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_PHYS(x) (x+0x00000004) argument
75 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_IN(x) \ argument
77 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca8074/v1/
Dwbm_reg_seq_hwioreg.h46 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
89 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
90 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
95 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
Dreo_reg_seq_hwioreg.h46 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
128 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
129 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
132 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
134 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
Dwfss_ce_reg_seq_hwioreg.h46 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_ADDR(x) (x+0x00000000) argument
47 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_PHYS(x) (x+0x00000000) argument
50 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_IN(x) \ argument
52 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_INM(x, mask) \ argument
54 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUT(x, val) \ argument
56 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUTM(x, mask, val) \ argument
68 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_ADDR(x) (x+0x00000004) argument
69 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_PHYS(x) (x+0x00000004) argument
72 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_IN(x) \ argument
74 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_INM(x, mask) \ argument
[all …]
Dmac_tcl_reg_seq_hwioreg.h46 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_ADDR(x) (x+0x00000000) argument
47 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_PHYS(x) (x+0x00000000) argument
50 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_IN(x) \ argument
52 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_INM(x, mask) \ argument
54 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUT(x, val) \ argument
56 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUTM(x, mask, val) \ argument
71 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_ADDR(x) (x+0x00000004) argument
72 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_PHYS(x) (x+0x00000004) argument
75 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_IN(x) \ argument
77 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca6490/v1/
Dreo_reg_seq_hwioreg.h46 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
134 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
135 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
138 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
140 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
Dwbm_reg_seq_hwioreg.h46 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
89 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
90 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
95 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca6750/v1/
Dreo_reg_seq_hwioreg.h46 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
137 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
138 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
141 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
143 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
Dwbm_reg_seq_hwioreg.h46 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
47 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
56 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
89 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
90 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
95 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca6390/v1/
Dwfss_ce_reg_seq_hwioreg.h37 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_ADDR(x) (x+0x00000000) argument
38 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_PHYS(x) (x+0x00000000) argument
41 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_IN(x) \ argument
43 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_INM(x, mask) \ argument
45 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUT(x, val) \ argument
47 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUTM(x, mask, val) \ argument
59 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_ADDR(x) (x+0x00000004) argument
60 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_PHYS(x) (x+0x00000004) argument
63 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_IN(x) \ argument
65 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_INM(x, mask) \ argument
[all …]
Dwbm_reg_seq_hwioreg.h37 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
38 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
41 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
43 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
45 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
47 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
80 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
81 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
84 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
86 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qcn9000/
Dreo_reg_seq_hwioreg.h43 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
44 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
47 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
49 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
51 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
53 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
131 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
132 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
135 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
137 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
Dwbm_reg_seq_hwioreg.h35 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
36 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
39 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
41 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
43 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
45 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
78 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
79 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
82 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
84 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca5018/
Dwbm_reg_seq_hwioreg.h44 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
45 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
48 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
87 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
88 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
91 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
Dreo_reg_seq_hwioreg.h44 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
45 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
48 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
50 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
52 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
54 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
135 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
136 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
139 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
141 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qcn6122/
Dwbm_reg_seq_hwioreg.h35 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
36 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
39 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
41 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
43 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
45 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
78 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
79 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
82 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
84 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
Dreo_reg_seq_hwioreg.h35 #define HWIO_REO_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
36 #define HWIO_REO_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
39 #define HWIO_REO_R0_GENERAL_ENABLE_IN(x) \ argument
41 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, mask) \ argument
43 #define HWIO_REO_R0_GENERAL_ENABLE_OUT(x, val) \ argument
45 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
126 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_ADDR(x) (x+0x00000004) argument
127 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_PHYS(x) (x+0x00000004) argument
130 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_IN(x) \ argument
132 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca9574/
Dwbm_reg_seq_hwioreg.h44 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
45 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
48 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
87 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
88 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
91 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
Dwfss_ce_reg_seq_hwioreg.h44 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_ADDR(x) (x+0x00000000) argument
45 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_PHYS(x) (x+0x00000000) argument
48 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_IN(x) \ argument
50 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_INM(x, mask) \ argument
52 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUT(x, val) \ argument
54 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUTM(x, mask, val) \ argument
66 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_ADDR(x) (x+0x00000004) argument
67 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_PHYS(x) (x+0x00000004) argument
70 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_IN(x) \ argument
72 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca8074/v2/
Dwbm_reg_seq_hwioreg.h44 #define HWIO_WBM_R0_GENERAL_ENABLE_ADDR(x) (x+0x00000000) argument
45 #define HWIO_WBM_R0_GENERAL_ENABLE_PHYS(x) (x+0x00000000) argument
48 #define HWIO_WBM_R0_GENERAL_ENABLE_IN(x) \ argument
50 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, mask) \ argument
52 #define HWIO_WBM_R0_GENERAL_ENABLE_OUT(x, val) \ argument
54 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x, mask, val) \ argument
87 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_ADDR(x) (x+0x00000004) argument
88 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_PHYS(x) (x+0x00000004) argument
91 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_IN(x) \ argument
93 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, mask) \ argument
[all …]
Dwfss_ce_reg_seq_hwioreg.h44 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_ADDR(x) (x+0x00000000) argument
45 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_PHYS(x) (x+0x00000000) argument
48 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_IN(x) \ argument
50 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_INM(x, mask) \ argument
52 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUT(x, val) \ argument
54 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_LSB_OUTM(x, mask, val) \ argument
66 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_ADDR(x) (x+0x00000004) argument
67 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_PHYS(x) (x+0x00000004) argument
70 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_IN(x) \ argument
72 #define HWIO_WFSS_CE_CHANNEL_DST_R0_DEST_RING_BASE_MSB_INM(x, mask) \ argument
[all …]
/wlan-driver/fw-api/hw/qca6290/v2/
Dmac_tcl_reg_seq_hwioreg.h46 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_ADDR(x) (x+0x00000000) argument
47 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_PHYS(x) (x+0x00000000) argument
50 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_IN(x) \ argument
52 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_INM(x, mask) \ argument
54 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUT(x, val) \ argument
56 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUTM(x, mask, val) \ argument
71 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_ADDR(x) (x+0x00000004) argument
72 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_PHYS(x) (x+0x00000004) argument
75 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_IN(x) \ argument
77 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_INM(x, mask) \ argument
[all …]

1234567