Searched refs:enable_value (Results 1 – 21 of 21) sorted by relevance
96 .enable_value = {\111 .enable_value = {\126 .enable_value = {\141 .enable_value = {\157 .enable_value = {\
105 .enable_value = {\120 .enable_value = {\135 .enable_value = {\150 .enable_value = {\166 .enable_value = {\
93 .enable_value = {\108 .enable_value = {\122 .enable_value = {\137 .enable_value = {\153 .enable_value = {\
58 u8 enable_value; member135 reg |= desc->enable_value << __ffs(desc->enable_mask); in aspeed_sdc_set_phase_tap()478 .enable_value = 1,483 .enable_value = 3,491 .enable_value = 1,496 .enable_value = 3,
211 REG_STRUCT[base + reg_num].enable_value[0] = \213 REG_STRUCT[base + reg_num].enable_value[1] = \225 REG_STRUCT[base].enable_value[0] = \227 REG_STRUCT[base].enable_value[1] = \
190 REG_STRUCT[base + reg_num].enable_value[0] = \192 REG_STRUCT[base + reg_num].enable_value[1] = \204 REG_STRUCT[base].enable_value[0] = \206 REG_STRUCT[base].enable_value[1] = \
51 uint32_t enable_value[2]; member
94 (info->enable_value[enable ? 0 : 1] & info->enable_mask); in dal_irq_service_set_generic()
213 .enable_value = {\227 .enable_value = {\
219 .enable_value = {\233 .enable_value = {\
198 .enable_value = {\217 .enable_value = {\
193 .enable_value = {\207 .enable_value = {\
214 .enable_value = {\228 .enable_value = {\
224 .enable_value = {\238 .enable_value = {\
212 .enable_value = {\226 .enable_value = {\
217 .enable_value = {\231 .enable_value = {\
107 .enable_value = {\
141 .enable_value = {\
156 .enable_value = {\
207 .enable_value = {\
204 .enable_value = {\