Lines Matching refs:hal_soc_hdl

1086 	void (*hal_reo_qdesc_setup)(hal_soc_handle_t hal_soc_hdl, int tid,
1113 void (*hal_tx_init_cmd_credit_ring)(hal_soc_handle_t hal_soc_hdl,
1117 hal_soc_handle_t hal_soc_hdl);
1119 void (*hal_reo_config_reo2ppe_dest_info)(hal_soc_handle_t hal_soc_hdl);
1121 void (*hal_tx_set_ppe_cmn_cfg)(hal_soc_handle_t hal_soc_hdl,
1123 void (*hal_tx_set_ppe_vp_entry)(hal_soc_handle_t hal_soc_hdl,
1126 void (*hal_ppeds_cfg_ast_override_map_reg)(hal_soc_handle_t hal_soc_hdl,
1128 void (*hal_tx_set_ppe_pri2tid)(hal_soc_handle_t hal_soc_hdl,
1131 void (*hal_tx_update_ppe_pri2tid)(hal_soc_handle_t hal_soc_hdl,
1134 void (*hal_tx_dump_ppe_vp_entry)(hal_soc_handle_t hal_soc_hdl);
1135 void (*hal_tx_enable_pri2tid_map)(hal_soc_handle_t hal_soc_hdl,
1137 void (*hal_tx_config_rbm_mapping_be)(hal_soc_handle_t hal_soc_hdl,
1166 hal_soc_handle_t hal_soc_hdl,
1209 uint32_t (*hal_rx_tid_get)(hal_soc_handle_t hal_soc_hdl, uint8_t *buf);
1285 void (*hal_cmem_write)(hal_soc_handle_t hal_soc_hdl, uint32_t offset,
1297 void (*hal_tx_init_data_ring)(hal_soc_handle_t hal_soc_hdl,
1300 void (*hal_get_ba_aging_timeout)(hal_soc_handle_t hal_soc_hdl,
1302 void (*hal_set_ba_aging_timeout)(hal_soc_handle_t hal_soc_hdl,
1309 void (*hal_rx_dump_pkt_tlvs)(hal_soc_handle_t hal_soc_hdl,
1325 uint32_t (*hal_rx_msdu_reo_dst_ind_get)(hal_soc_handle_t hal_soc_hdl,
1327 void (*hal_msdu_desc_info_set)(hal_soc_handle_t hal_soc_hdl,
1330 void (*hal_mpdu_desc_info_set)(hal_soc_handle_t hal_soc_hdl,
1351 void (*hal_rx_msdu_link_desc_set)(hal_soc_handle_t hal_soc_hdl,
1399 int (*hal_reo_send_cmd)(hal_soc_handle_t hal_soc_hdl,
1403 QDF_STATUS (*hal_reo_status_update)(hal_soc_handle_t hal_soc_hdl,
1425 QDF_STATUS (*hal_reo_shared_qaddr_setup)(hal_soc_handle_t hal_soc_hdl,
1428 void (*hal_reo_shared_qaddr_init)(hal_soc_handle_t hal_soc_hdl,
1430 void (*hal_reo_shared_qaddr_detach)(hal_soc_handle_t hal_soc_hdl);
1431 void (*hal_reo_shared_qaddr_write)(hal_soc_handle_t hal_soc_hdl,
1438 void (*hal_reo_shared_qaddr_cache_clear)(hal_soc_handle_t hal_soc_hdl);
1440 void (*hal_tx_vdev_mismatch_routing_set)(hal_soc_handle_t hal_soc_hdl,
1443 hal_soc_handle_t hal_soc_hdl,
1445 void (*hal_cookie_conversion_reg_cfg_be)(hal_soc_handle_t hal_soc_hdl,
1448 void (*hal_tx_populate_bank_register)(hal_soc_handle_t hal_soc_hdl,
1451 void (*hal_tx_vdev_mcast_ctrl_set)(hal_soc_handle_t hal_soc_hdl,
1454 void (*hal_get_tsf_time)(hal_soc_handle_t hal_soc_hdl, uint32_t tsf_id,
1457 void (*hal_get_tsf2_scratch_reg)(hal_soc_handle_t hal_soc_hdl,
1459 void (*hal_get_tqm_scratch_reg)(hal_soc_handle_t hal_soc_hdl,
1465 void (*hal_tx_ring_halt_set)(hal_soc_handle_t hal_soc_hdl);
1466 void (*hal_tx_ring_halt_reset)(hal_soc_handle_t hal_soc_hdl);
1467 bool (*hal_tx_ring_halt_poll)(hal_soc_handle_t hal_soc_hdl);
1469 hal_soc_handle_t hal_soc_hdl);
1470 uint32_t (*hal_tx_ring_halt_get)(hal_soc_handle_t hal_soc_hdl);