Home
last modified time | relevance | path

Searched refs:GCC_PCIE_0_PHY_RCHNG_CLK (Results 1 – 16 of 16) sorted by relevance

/linux-6.12.1/include/dt-bindings/clock/
Dqcom,qdu1000-gcc.h51 #define GCC_PCIE_0_PHY_RCHNG_CLK 41 macro
Dqcom,sm4450-gcc.h60 #define GCC_PCIE_0_PHY_RCHNG_CLK 50 macro
Dqcom,gcc-sm8450.h64 #define GCC_PCIE_0_PHY_RCHNG_CLK 52 macro
Dqcom,sm8550-gcc.h49 #define GCC_PCIE_0_PHY_RCHNG_CLK 38 macro
Dqcom,sm8650-gcc.h51 #define GCC_PCIE_0_PHY_RCHNG_CLK 40 macro
Dqcom,sa8775p-gcc.h83 #define GCC_PCIE_0_PHY_RCHNG_CLK 72 macro
/linux-6.12.1/drivers/clk/qcom/
Dgcc-qdu1000.c2489 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
Dgcc-sm4450.c2660 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
Dgcc-sm8450.c3039 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
Dgcc-sm8550.c3112 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
Dgcc-sm8650.c3549 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
Dgcc-sa8775p.c4382 [GCC_PCIE_0_PHY_RCHNG_CLK] = &gcc_pcie_0_phy_rchng_clk.clkr,
/linux-6.12.1/arch/arm64/boot/dts/qcom/
Dsm8450.dtsi1901 <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>,
1917 assigned-clocks = <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>;
Dsa8775p.dtsi5638 <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>,
5646 assigned-clocks = <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>;
Dsm8550.dtsi1805 <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>,
1813 assigned-clocks = <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>;
Dsm8650.dtsi2323 <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>,
2331 assigned-clocks = <&gcc GCC_PCIE_0_PHY_RCHNG_CLK>;