Home
last modified time | relevance | path

Searched refs:mmDSCL0_MPC_SIZE_BASE_IDX (Results 1 – 8 of 8) sorted by relevance

/linux-6.12.1/drivers/gpu/drm/amd/include/asic_reg/dcn/
Ddcn_2_0_3_offset.h1484 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_3_0_3_offset.h2598 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_3_0_1_offset.h3409 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_1_0_offset.h3563 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_2_1_0_offset.h3415 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_3_0_2_offset.h3954 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_2_0_0_offset.h4353 #define mmDSCL0_MPC_SIZE_BASE_IDX macro
Ddcn_3_0_0_offset.h4005 #define mmDSCL0_MPC_SIZE_BASE_IDX macro