/linux-6.12.1/drivers/gpu/drm/msm/disp/dpu1/catalog/ |
D | dpu_8_0_sc8280xp.h | 322 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 331 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 341 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 351 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30), 360 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 20), 369 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22), 378 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 16), 387 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 18), 396 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
|
D | dpu_9_2_x1e80100.h | 336 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 345 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 355 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 365 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30), 374 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 20), 383 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22), 392 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 17), 401 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 18), 410 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
|
D | dpu_5_1_sc8180x.h | 324 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 333 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 343 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 355 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30), 364 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 20), 373 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22),
|
D | dpu_4_0_sdm845.h | 260 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 268 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 276 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 284 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_3_0_msm8998.h | 244 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 252 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 260 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 267 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_5_2_sm7150.h | 225 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 234 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 244 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 254 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_7_2_sc7280.h | 190 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 199 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 209 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22),
|
D | dpu_7_0_sm8350.h | 324 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 333 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 343 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 353 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_5_0_sm8150.h | 317 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 326 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 336 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 346 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_9_0_sm8550.h | 335 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 344 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 354 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 364 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_6_0_sm8250.h | 300 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 309 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 319 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 329 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_3_2_sdm660.h | 203 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 212 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 221 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28),
|
D | dpu_10_0_sm8650.h | 361 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 370 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 380 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 390 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_8_1_sm8450.h | 342 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 351 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26), 361 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 28), 371 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 30),
|
D | dpu_3_3_sdm630.h | 148 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 157 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
D | dpu_6_2_sc7180.h | 140 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 149 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
D | dpu_5_4_sm6125.h | 166 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 175 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
D | dpu_6_4_sm6350.h | 172 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24), 181 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
D | dpu_6_3_sm6115.h | 96 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
D | dpu_6_5_qcm2290.h | 96 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
D | dpu_6_9_sm6375.h | 106 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
|
/linux-6.12.1/drivers/gpu/drm/msm/disp/dpu1/ |
D | dpu_hw_catalog.h | 597 unsigned int intr_underrun; member
|
D | dpu_encoder_phys_cmd.c | 159 phys_enc->irq[INTR_IDX_UNDERRUN] = phys_enc->hw_intf->cap->intr_underrun; in dpu_encoder_phys_cmd_atomic_mode_set()
|
D | dpu_encoder_phys_vid.c | 385 phys_enc->irq[INTR_IDX_UNDERRUN] = phys_enc->hw_intf->cap->intr_underrun; in dpu_encoder_phys_vid_atomic_mode_set()
|