Home
last modified time | relevance | path

Searched refs:PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT (Results 1 – 15 of 15) sorted by relevance

/linux-6.12.1/drivers/gpu/drm/amd/include/asic_reg/gca/
Dgfx_6_0_sh_mask.h5589 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT 0x00000003 macro
Dgfx_7_2_sh_mask.h5572 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT 0x3 macro
Dgfx_8_1_sh_mask.h6894 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT 0x3 macro
Dgfx_8_0_sh_mask.h6360 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT 0x3 macro
/linux-6.12.1/drivers/gpu/drm/amd/include/asic_reg/gc/
Dgc_9_0_sh_mask.h16896 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_9_1_sh_mask.h18201 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_9_4_3_sh_mask.h20202 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_9_2_1_sh_mask.h18076 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_9_4_2_sh_mask.h10323 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_11_5_0_sh_mask.h18069 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_11_0_0_sh_mask.h22095 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_12_0_0_sh_mask.h30192 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_11_0_3_sh_mask.h24425 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_10_1_0_sh_mask.h24387 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro
Dgc_10_3_0_sh_mask.h22576 #define PA_CL_CLIP_CNTL__UCP_ENA_3__SHIFT macro