Searched refs:MX8MQ_IOMUXC_GPIO1_IO05_GPIO1_IO5 (Results 1 – 5 of 5) sorted by relevance
216 fsl,pins = <MX8MQ_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x41>,
44 #define MX8MQ_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x03C 0x2A4 0x000 0x0 0… macro
391 MX8MQ_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x19 /* Pin 56 */
610 MX8MQ_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x19 /* TOUCH RST */
449 MX8MQ_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x83