Lines Matching defs:m
46 #define HWIO_UMAC_MXI_R0_CLOCK_GATE_DISABLE_INM(x, m) \ argument
50 #define HWIO_UMAC_MXI_R0_CLOCK_GATE_DISABLE_OUTM(x,m,v) \ argument
78 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE0_INM(x, m) \ argument
82 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE0_OUTM(x,m,v) \ argument
96 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE0_INM(x, m) \ argument
100 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE0_OUTM(x,m,v) \ argument
114 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE0_INM(x, m) \ argument
118 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE0_OUTM(x,m,v) \ argument
132 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE1_INM(x, m) \ argument
136 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE1_OUTM(x,m,v) \ argument
150 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE1_INM(x, m) \ argument
154 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE1_OUTM(x,m,v) \ argument
168 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE1_INM(x, m) \ argument
172 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE1_OUTM(x,m,v) \ argument
186 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_0_INM(x, m) \ argument
190 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_0_OUTM(x,m,v) \ argument
212 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_0_INM(x, m) \ argument
216 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_0_OUTM(x,m,v) \ argument
230 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_1_INM(x, m) \ argument
234 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_1_OUTM(x,m,v) \ argument
248 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_0_INM(x, m) \ argument
262 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_0_INM(x, m) \ argument
276 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_1_INM(x, m) \ argument
280 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_1_OUTM(x,m,v) \ argument
302 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_0_INM(x, m) \ argument
306 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_0_OUTM(x,m,v) \ argument
320 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_1_INM(x, m) \ argument
324 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_1_OUTM(x,m,v) \ argument
338 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_1_INM(x, m) \ argument
352 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_1_INM(x, m) \ argument
366 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_2_INM(x, m) \ argument
370 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_2_OUTM(x,m,v) \ argument
392 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_0_INM(x, m) \ argument
396 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_0_OUTM(x,m,v) \ argument
410 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_1_INM(x, m) \ argument
414 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_1_OUTM(x,m,v) \ argument
428 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_2_INM(x, m) \ argument
442 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_2_INM(x, m) \ argument
456 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_3_INM(x, m) \ argument
460 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_3_OUTM(x,m,v) \ argument
482 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_0_INM(x, m) \ argument
486 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_0_OUTM(x,m,v) \ argument
500 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_1_INM(x, m) \ argument
504 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_1_OUTM(x,m,v) \ argument
518 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_3_INM(x, m) \ argument
532 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_3_INM(x, m) \ argument
546 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_0_INM(x, m) \ argument
550 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_0_OUTM(x,m,v) \ argument
568 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_INM(x, m) \ argument
572 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_OUTM(x,m,v) \ argument
586 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_0_INM(x, m) \ argument
590 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_0_OUTM(x,m,v) \ argument
604 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_1_INM(x, m) \ argument
608 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_1_OUTM(x,m,v) \ argument
622 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_VAL_0_INM(x, m) \ argument
636 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_TXN_CTR_0_INM(x, m) \ argument
650 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_1_INM(x, m) \ argument
654 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_1_OUTM(x,m,v) \ argument
672 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_0_INM(x, m) \ argument
676 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_0_OUTM(x,m,v) \ argument
690 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_1_INM(x, m) \ argument
694 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_1_OUTM(x,m,v) \ argument
708 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_INM(x, m) \ argument
712 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_OUTM(x,m,v) \ argument
726 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_VAL_1_INM(x, m) \ argument
740 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_TXN_CTR_1_INM(x, m) \ argument
754 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_REG_INM(x, m) \ argument
758 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_REG_OUTM(x,m,v) \ argument
778 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_CFG_REG_INM(x, m) \ argument
782 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_CFG_REG_OUTM(x,m,v) \ argument
796 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_SS_UP_TIMEOUT_INT_CTRL_INM(x, m) \ argument
800 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_SS_UP_TIMEOUT_INT_CTRL_OUTM(x,m,v) \ argument
818 #define HWIO_UMAC_MXI_R0_MXI_S_PARE_REGISTER_INM(x, m) \ argument
822 #define HWIO_UMAC_MXI_R0_MXI_S_PARE_REGISTER_OUTM(x,m,v) \ argument
836 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_LSB_INM(x, m) \ argument
840 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_LSB_OUTM(x,m,v) \ argument
854 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_MSB_INM(x, m) \ argument
858 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_MSB_OUTM(x,m,v) \ argument
872 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_LSB_INM(x, m) \ argument
876 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_LSB_OUTM(x,m,v) \ argument
890 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_MSB_INM(x, m) \ argument
894 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_MSB_OUTM(x,m,v) \ argument
912 #define HWIO_UMAC_MXI_R0_WMAC_GXI_TESTBUS_LOWER_INM(x, m) \ argument
926 #define HWIO_UMAC_MXI_R0_WMAC_GXI_TESTBUS_UPPER_INM(x, m) \ argument
940 #define HWIO_UMAC_MXI_R0_WMAC_GXI_SM_STATES_IX_0_INM(x, m) \ argument
958 #define HWIO_UMAC_MXI_R0_WMAC_GXI_END_OF_TEST_CHECK_INM(x, m) \ argument
962 #define HWIO_UMAC_MXI_R0_WMAC_GXI_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
976 #define HWIO_UMAC_MXI_R0_WMAC_GXI_CLOCK_GATE_DISABLE_INM(x, m) \ argument
980 #define HWIO_UMAC_MXI_R0_WMAC_GXI_CLOCK_GATE_DISABLE_OUTM(x,m,v) \ argument
1022 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_ERR_INTS_INM(x, m) \ argument
1052 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_ERR_STATS_INM(x, m) \ argument
1070 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_ZERO_ERR_STATS_INM(x, m) \ argument
1090 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_EXT_ACC_ERR_INTS_INM(x, m) \ argument
1110 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_EXT_ACC_ERR_STATS_INM(x, m) \ argument
1126 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_DEFAULT_CONTROL_INM(x, m) \ argument
1130 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_DEFAULT_CONTROL_OUTM(x,m,v) \ argument
1150 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_REDUCED_CONTROL_INM(x, m) \ argument
1154 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_REDUCED_CONTROL_OUTM(x,m,v) \ argument
1174 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_0_INM(x, m) \ argument
1178 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_0_OUTM(x,m,v) \ argument
1200 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_1_INM(x, m) \ argument
1204 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_1_OUTM(x,m,v) \ argument
1234 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_WARN_CONTROL_INM(x, m) \ argument
1238 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_WARN_CONTROL_OUTM(x,m,v) \ argument
1254 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_WARN_STATUS_INM(x, m) \ argument
1268 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_IDLE_COUNTERS_INM(x, m) \ argument
1284 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_HW_ERR_CONTROL_INM(x, m) \ argument
1288 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_HW_ERR_CONTROL_OUTM(x,m,v) \ argument
1304 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_HW_ERR_STATUS_INM(x, m) \ argument
1318 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_LATENCY_CTRL_INM(x, m) \ argument
1322 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_LATENCY_CTRL_OUTM(x,m,v) \ argument
1340 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_LATENCY_CTRL_INM(x, m) \ argument
1344 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_LATENCY_CTRL_OUTM(x,m,v) \ argument
1362 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_0_INM(x, m) \ argument
1366 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_0_OUTM(x,m,v) \ argument
1380 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_0_INM(x, m) \ argument
1384 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_0_OUTM(x,m,v) \ argument
1398 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_1_INM(x, m) \ argument
1402 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_1_OUTM(x,m,v) \ argument
1416 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_1_INM(x, m) \ argument
1420 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_1_OUTM(x,m,v) \ argument
1434 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_AXI_OUTSANDING_CTL_INM(x, m) \ argument
1438 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_AXI_OUTSANDING_CTL_OUTM(x,m,v) \ argument
1458 #define HWIO_UMAC_MXI_R0_MXI_CMD_FIFO_DBG_CTL_INM(x, m) \ argument
1462 #define HWIO_UMAC_MXI_R0_MXI_CMD_FIFO_DBG_CTL_OUTM(x,m,v) \ argument
1482 #define HWIO_UMAC_MXI_R0_MXI_CMD_FIFO_DBG_STS_INM(x, m) \ argument
1502 #define HWIO_UMAC_MXI_R0_MXI_CMD_RD_CMD_DBG_LO_INM(x, m) \ argument
1516 #define HWIO_UMAC_MXI_R0_MXI_CMD_RD_CMD_DBG_HI_INM(x, m) \ argument
1530 #define HWIO_UMAC_MXI_R0_MXI_CMD_WR_CMD_DBG_LO_INM(x, m) \ argument
1544 #define HWIO_UMAC_MXI_R0_MXI_CMD_WR_CMD_DBG_HI_INM(x, m) \ argument
1558 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_MASK_LSB_INM(x, m) \ argument
1562 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_MASK_LSB_OUTM(x,m,v) \ argument
1576 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_MASK_MSB_INM(x, m) \ argument
1580 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_MASK_MSB_OUTM(x,m,v) \ argument
1594 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_LSB_INM(x, m) \ argument
1598 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_LSB_OUTM(x,m,v) \ argument
1612 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_MSB_INM(x, m) \ argument
1616 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_MSB_OUTM(x,m,v) \ argument
1630 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_LSB_INM(x, m) \ argument
1634 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_LSB_OUTM(x,m,v) \ argument
1648 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_MSB_INM(x, m) \ argument
1652 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_MSB_OUTM(x,m,v) \ argument
1666 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_CFG_INM(x, m) \ argument
1670 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_CFG_OUTM(x,m,v) \ argument
1698 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_CFG_INM(x, m) \ argument
1702 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_CFG_OUTM(x,m,v) \ argument
1730 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_0_INM(x, m) \ argument
1734 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_0_OUTM(x,m,v) \ argument
1748 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_1_INM(x, m) \ argument
1752 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_1_OUTM(x,m,v) \ argument
1766 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_0_INM(x, m) \ argument
1770 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_0_OUTM(x,m,v) \ argument
1784 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_1_INM(x, m) \ argument
1788 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_1_OUTM(x,m,v) \ argument
1802 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_0_INM(x, m) \ argument
1806 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_0_OUTM(x,m,v) \ argument
1820 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_1_INM(x, m) \ argument
1824 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_1_OUTM(x,m,v) \ argument
1838 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_0_INM(x, m) \ argument
1842 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_0_OUTM(x,m,v) \ argument
1856 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_1_INM(x, m) \ argument
1860 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_1_OUTM(x,m,v) \ argument
1874 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_INM(x, m) \ argument
1878 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_OUTM(x,m,v) \ argument
1902 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_0_INM(x, m) \ argument
1906 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_0_OUTM(x,m,v) \ argument
1920 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_1_INM(x, m) \ argument
1924 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_1_OUTM(x,m,v) \ argument
1938 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_STATUS_INM(x, m) \ argument
1998 #define HWIO_UMAC_MXI_R0_MXI_CURRENT_TIMESTAMP_IX_0_INM(x, m) \ argument
2012 #define HWIO_UMAC_MXI_R0_MXI_CURRENT_TIMESTAMP_IX_1_INM(x, m) \ argument
2026 #define HWIO_UMAC_MXI_R0_GXI_SECURITY_BIT_OVERRIDE_INM(x, m) \ argument
2030 #define HWIO_UMAC_MXI_R0_GXI_SECURITY_BIT_OVERRIDE_OUTM(x,m,v) \ argument
2058 #define HWIO_UMAC_MXI_R0_GXI_FLUSH_ERR_STATS_INM(x, m) \ argument
2078 #define HWIO_UMAC_MXI_R1_TESTBUS_CTRL_INM(x, m) \ argument
2082 #define HWIO_UMAC_MXI_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
2098 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_0_INM(x, m) \ argument
2102 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
2116 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_1_INM(x, m) \ argument
2120 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
2134 #define HWIO_UMAC_MXI_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
2138 #define HWIO_UMAC_MXI_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
2158 #define HWIO_UMAC_MXI_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
2162 #define HWIO_UMAC_MXI_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
2186 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, m) \ argument
2190 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x,m,v) \ argument
2222 #define HWIO_WBM_R0_DUP_DET_CFG_INM(x, m) \ argument
2226 #define HWIO_WBM_R0_DUP_DET_CFG_OUTM(x,m,v) \ argument
2256 #define HWIO_WBM_R0_MLO_GXI_TRANSFER_PRIORITY_INM(x, m) \ argument
2260 #define HWIO_WBM_R0_MLO_GXI_TRANSFER_PRIORITY_OUTM(x,m,v) \ argument
2280 #define HWIO_WBM_R0_MLO_POSTED_WRITE_CTRL_INM(x, m) \ argument
2284 #define HWIO_WBM_R0_MLO_POSTED_WRITE_CTRL_OUTM(x,m,v) \ argument
2300 #define HWIO_WBM_R0_VC_ID_CFG_INM(x, m) \ argument
2304 #define HWIO_WBM_R0_VC_ID_CFG_OUTM(x,m,v) \ argument
2342 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, m) \ argument
2346 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_OUTM(x,m,v) \ argument
2372 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_2_INM(x, m) \ argument
2376 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_2_OUTM(x,m,v) \ argument
2392 #define HWIO_WBM_R0_MSDU_BUFFER_RING_ENABLE_INM(x, m) \ argument
2396 #define HWIO_WBM_R0_MSDU_BUFFER_RING_ENABLE_OUTM(x,m,v) \ argument
2420 #define HWIO_WBM_R0_LINK_DESC_RING_ENABLE_INM(x, m) \ argument
2424 #define HWIO_WBM_R0_LINK_DESC_RING_ENABLE_OUTM(x,m,v) \ argument
2450 #define HWIO_WBM_R0_OWN_CHIP_ID_INM(x, m) \ argument
2454 #define HWIO_WBM_R0_OWN_CHIP_ID_OUTM(x,m,v) \ argument
2468 #define HWIO_WBM_R0_MLO_OUT1_CFG_INM(x, m) \ argument
2472 #define HWIO_WBM_R0_MLO_OUT1_CFG_OUTM(x,m,v) \ argument
2492 #define HWIO_WBM_R0_MLO_OUT2_CFG_INM(x, m) \ argument
2496 #define HWIO_WBM_R0_MLO_OUT2_CFG_OUTM(x,m,v) \ argument
2516 #define HWIO_WBM_R0_MISC_RING_ENABLE_INM(x, m) \ argument
2520 #define HWIO_WBM_R0_MISC_RING_ENABLE_OUTM(x,m,v) \ argument
2554 #define HWIO_WBM_R0_RELEASE_RING_STATUS_INM(x, m) \ argument
2580 #define HWIO_WBM_R0_RELEASE_RING_STATUS_2_INM(x, m) \ argument
2596 #define HWIO_WBM_R0_DUP_DET_START_COOKIE_INM(x, m) \ argument
2600 #define HWIO_WBM_R0_DUP_DET_START_COOKIE_OUTM(x,m,v) \ argument
2614 #define HWIO_WBM_R0_SW_COOKIE_CFG0_INM(x, m) \ argument
2618 #define HWIO_WBM_R0_SW_COOKIE_CFG0_OUTM(x,m,v) \ argument
2632 #define HWIO_WBM_R0_SW_COOKIE_CFG1_INM(x, m) \ argument
2636 #define HWIO_WBM_R0_SW_COOKIE_CFG1_OUTM(x,m,v) \ argument
2656 #define HWIO_WBM_R0_BP_WARNING_STATUS_INM(x, m) \ argument
2670 #define HWIO_WBM_R0_MSDU_BUFFER_RING_STATUS_INM(x, m) \ argument
2694 #define HWIO_WBM_R0_LINK_DESC_RING_STATUS_INM(x, m) \ argument
2720 #define HWIO_WBM_R0_MISC_RING_STATUS_INM(x, m) \ argument
2758 #define HWIO_WBM_R0_RELEASE_RING_FLUSH_INM(x, m) \ argument
2762 #define HWIO_WBM_R0_RELEASE_RING_FLUSH_OUTM(x,m,v) \ argument
2782 #define HWIO_WBM_R0_IDLE_STATUS_INM(x, m) \ argument
2834 #define HWIO_WBM_R0_IDLE_SEQUENCE_INM(x, m) \ argument
2852 #define HWIO_WBM_R0_MSDU_PARSER_CONTROL_INM(x, m) \ argument
2856 #define HWIO_WBM_R0_MSDU_PARSER_CONTROL_OUTM(x,m,v) \ argument
2874 #define HWIO_WBM_R0_MSDU_PARSER_STATUS_INM(x, m) \ argument
2896 #define HWIO_WBM_R0_MISC_CONTROL_INM(x, m) \ argument
2900 #define HWIO_WBM_R0_MISC_CONTROL_OUTM(x,m,v) \ argument
2918 #define HWIO_WBM_R0_SPARE_CTRL_2_INM(x, m) \ argument
2922 #define HWIO_WBM_R0_SPARE_CTRL_2_OUTM(x,m,v) \ argument
2936 #define HWIO_WBM_R0_RING_PRIORITY_CFG0_INM(x, m) \ argument
2940 #define HWIO_WBM_R0_RING_PRIORITY_CFG0_OUTM(x,m,v) \ argument
2976 #define HWIO_WBM_R0_RING_PRIORITY_CFG1_INM(x, m) \ argument
2980 #define HWIO_WBM_R0_RING_PRIORITY_CFG1_OUTM(x,m,v) \ argument
3012 #define HWIO_WBM_R0_WBM_CFG_2_INM(x, m) \ argument
3016 #define HWIO_WBM_R0_WBM_CFG_2_OUTM(x,m,v) \ argument
3036 #define HWIO_WBM_R0_SW_COOKIE_CONVERT_CFG_INM(x, m) \ argument
3040 #define HWIO_WBM_R0_SW_COOKIE_CONVERT_CFG_OUTM(x,m,v) \ argument
3070 #define HWIO_WBM_R0_LINK_DESC_RING_CFG0_INM(x, m) \ argument
3074 #define HWIO_WBM_R0_LINK_DESC_RING_CFG0_OUTM(x,m,v) \ argument
3090 #define HWIO_WBM_R0_LINK_DESC_RING_CFG1_INM(x, m) \ argument
3094 #define HWIO_WBM_R0_LINK_DESC_RING_CFG1_OUTM(x,m,v) \ argument
3110 #define HWIO_WBM_R0_LINK_DESC_RING_CFG2_INM(x, m) \ argument
3114 #define HWIO_WBM_R0_LINK_DESC_RING_CFG2_OUTM(x,m,v) \ argument
3128 #define HWIO_WBM_R0_LINK_DESC_RING_CFG3_INM(x, m) \ argument
3132 #define HWIO_WBM_R0_LINK_DESC_RING_CFG3_OUTM(x,m,v) \ argument
3148 #define HWIO_WBM_R0_LINK_DESC_RING_CFG4_INM(x, m) \ argument
3152 #define HWIO_WBM_R0_LINK_DESC_RING_CFG4_OUTM(x,m,v) \ argument
3168 #define HWIO_WBM_R0_LINK_DESC_RING_CFG5_INM(x, m) \ argument
3172 #define HWIO_WBM_R0_LINK_DESC_RING_CFG5_OUTM(x,m,v) \ argument
3186 #define HWIO_WBM_R0_WATCHDOG_TIMEOUT_INM(x, m) \ argument
3190 #define HWIO_WBM_R0_WATCHDOG_TIMEOUT_OUTM(x,m,v) \ argument
3206 #define HWIO_WBM_R0_WARNING_WATCHDOG_TIMEOUT_INM(x, m) \ argument
3210 #define HWIO_WBM_R0_WARNING_WATCHDOG_TIMEOUT_OUTM(x,m,v) \ argument
3226 #define HWIO_WBM_R0_CACHE_CTRL_LPM_WATCHDOG_LIMIT_INM(x, m) \ argument
3230 #define HWIO_WBM_R0_CACHE_CTRL_LPM_WATCHDOG_LIMIT_OUTM(x,m,v) \ argument
3246 #define HWIO_WBM_R0_RLS_PARSER_SM_STUCK_INFO_INM(x, m) \ argument
3264 #define HWIO_WBM_R0_INTERRUPT_DATA_CAPTURE_INM(x, m) \ argument
3290 #define HWIO_WBM_R0_INTERRUPT_DATA_CAPTURE2_INM(x, m) \ argument
3304 #define HWIO_WBM_R0_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
3320 #define HWIO_WBM_R0_WATERMARK_LOWER_COUNTER_CTRL_INM(x, m) \ argument
3324 #define HWIO_WBM_R0_WATERMARK_LOWER_COUNTER_CTRL_OUTM(x,m,v) \ argument
3342 #define HWIO_WBM_R0_FREEPOOL_PATH_LINK_DIST_COUNTER_INM(x, m) \ argument
3356 #define HWIO_WBM_R0_BYPASS_PATH_LINK_DIST_COUNTER_INM(x, m) \ argument
3370 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_TQM_INM(x, m) \ argument
3384 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_REO_INM(x, m) \ argument
3398 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_SW_INM(x, m) \ argument
3412 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_FW_INM(x, m) \ argument
3426 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_RXDMA_INM(x, m) \ argument
3440 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_CLR_INM(x, m) \ argument
3444 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_CLR_OUTM(x,m,v) \ argument
3466 #define HWIO_WBM_R0_MSDU_PARSE_DUP_DETECT_INDICATION_INM(x, m) \ argument
3484 #define HWIO_WBM_R0_RLS_PARSE_DUP_DETECT_INDICATION_INM(x, m) \ argument
3502 #define HWIO_WBM_R0_IDLE_DIST_DUP_DET_INDICATION_INM(x, m) \ argument
3520 #define HWIO_WBM_R0_TQM_LINKS_DISTRIBUTED_INM(x, m) \ argument
3534 #define HWIO_WBM_R0_REO_LINKS_DISTRIBUTED_INM(x, m) \ argument
3548 #define HWIO_WBM_R0_SW_LINKS_DISTRIBUTED_INM(x, m) \ argument
3562 #define HWIO_WBM_R0_FW_LINKS_DISTRIBUTED_INM(x, m) \ argument
3576 #define HWIO_WBM_R0_RXDMA0_LINKS_DISTRIBUTED_INM(x, m) \ argument
3590 #define HWIO_WBM_R0_TOTAL_LINKS_DISTRIBUTED_INM(x, m) \ argument
3604 #define HWIO_WBM_R0_TOTAL_LINKS_AVAILABLE_INM(x, m) \ argument
3618 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_CTRL_INM(x, m) \ argument
3622 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3638 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_DATA_0_INM(x, m) \ argument
3652 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_DATA_1_INM(x, m) \ argument
3666 #define HWIO_WBM_R0_IDLE_LIST_FIFO_DETAILS_INM(x, m) \ argument
3682 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_CTRL_INM(x, m) \ argument
3686 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3702 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_DATA_0_INM(x, m) \ argument
3716 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_DATA_1_INM(x, m) \ argument
3730 #define HWIO_WBM_R0_IDLE_PROD_FIFO_DETAILS_INM(x, m) \ argument
3750 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
3754 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3770 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
3784 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
3798 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_CTRL_INM(x, m) \ argument
3802 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3818 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_DATA_0_INM(x, m) \ argument
3832 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_DATA_1_INM(x, m) \ argument
3846 #define HWIO_WBM_R0_RLS_PARSER_FIFO_DETAILS_INM(x, m) \ argument
3862 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_CTRL_INM(x, m) \ argument
3866 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3882 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_DATA_0_INM(x, m) \ argument
3896 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_DATA_1_INM(x, m) \ argument
3910 #define HWIO_WBM_R0_SW0_PROD_FIFO_DETAILS_INM(x, m) \ argument
3926 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
3930 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3946 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
3960 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
3974 #define HWIO_WBM_R0_SW1_PROD_FIFO_DETAILS_INM(x, m) \ argument
3990 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
3994 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4010 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4024 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4038 #define HWIO_WBM_R0_SW2_PROD_FIFO_DETAILS_INM(x, m) \ argument
4054 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4058 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4074 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4088 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4102 #define HWIO_WBM_R0_SW3_PROD_FIFO_DETAILS_INM(x, m) \ argument
4118 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4122 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4138 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4152 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4166 #define HWIO_WBM_R0_SW4_PROD_FIFO_DETAILS_INM(x, m) \ argument
4182 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4186 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4202 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4216 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4230 #define HWIO_WBM_R0_SW5_PROD_FIFO_DETAILS_INM(x, m) \ argument
4246 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4250 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4266 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4280 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4294 #define HWIO_WBM_R0_SW6_PROD_FIFO_DETAILS_INM(x, m) \ argument
4310 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4314 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4330 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4344 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4358 #define HWIO_WBM_R0_FW_PROD_FIFO_DETAILS_INM(x, m) \ argument
4374 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4378 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4394 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4408 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4422 #define HWIO_WBM_R0_ERR_PROD_FIFO_DETAILS_INM(x, m) \ argument
4438 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4442 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4458 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4472 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4486 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_DETAILS_INM(x, m) \ argument
4502 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4506 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4522 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4536 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4550 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_DETAILS_INM(x, m) \ argument
4566 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4570 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4586 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4600 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4614 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_CTRL_INM(x, m) \ argument
4618 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4634 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_DETAILS_INM(x, m) \ argument
4650 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_DATA_0_INM(x, m) \ argument
4664 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_DATA_1_INM(x, m) \ argument
4678 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_DETAILS_INM(x, m) \ argument
4694 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_RD_CTRL_INM(x, m) \ argument
4698 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4714 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_RD_DATA_0_INM(x, m) \ argument
4728 #define HWIO_WBM_R0_MSDU_PARSER_CURRENT_COOKIE_INFO_INM(x, m) \ argument
4742 #define HWIO_WBM_R0_RLS_PARSER_CURRENT_COOKIE_INFO_INM(x, m) \ argument
4756 #define HWIO_WBM_R0_IDLE_LIST_CONTROL_INM(x, m) \ argument
4760 #define HWIO_WBM_R0_IDLE_LIST_CONTROL_OUTM(x,m,v) \ argument
4778 #define HWIO_WBM_R0_IDLE_LIST_SIZE_INM(x, m) \ argument
4782 #define HWIO_WBM_R0_IDLE_LIST_SIZE_OUTM(x,m,v) \ argument
4798 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_LSB_INM(x, m) \ argument
4802 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_LSB_OUTM(x,m,v) \ argument
4816 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_MSB_INM(x, m) \ argument
4820 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_MSB_OUTM(x,m,v) \ argument
4836 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX0_INM(x, m) \ argument
4840 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX0_OUTM(x,m,v) \ argument
4854 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX1_INM(x, m) \ argument
4858 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX1_OUTM(x,m,v) \ argument
4874 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX0_INM(x, m) \ argument
4878 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX0_OUTM(x,m,v) \ argument
4892 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX1_INM(x, m) \ argument
4896 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX1_OUTM(x,m,v) \ argument
4912 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HP_INM(x, m) \ argument
4916 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HP_OUTM(x,m,v) \ argument
4930 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TP_INM(x, m) \ argument
4934 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TP_OUTM(x,m,v) \ argument
4948 #define HWIO_WBM_R0_CLK_GATE_CTRL_INM(x, m) \ argument
4952 #define HWIO_WBM_R0_CLK_GATE_CTRL_OUTM(x,m,v) \ argument
4972 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
4976 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
4990 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
4994 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
5010 #define HWIO_WBM_R0_TQM_RELEASE_RING_ID_INM(x, m) \ argument
5014 #define HWIO_WBM_R0_TQM_RELEASE_RING_ID_OUTM(x,m,v) \ argument
5028 #define HWIO_WBM_R0_TQM_RELEASE_RING_STATUS_INM(x, m) \ argument
5044 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_INM(x, m) \ argument
5048 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
5082 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
5086 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
5100 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
5104 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
5118 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
5122 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
5140 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
5144 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
5158 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
5176 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
5180 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
5194 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
5198 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
5212 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
5228 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
5232 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
5246 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
5250 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
5266 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
5270 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
5284 #define HWIO_WBM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
5288 #define HWIO_WBM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
5302 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_1_INM(x, m) \ argument
5306 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
5322 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
5326 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
5340 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
5344 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
5360 #define HWIO_WBM_R0_REO_RELEASE_RING_ID_INM(x, m) \ argument
5364 #define HWIO_WBM_R0_REO_RELEASE_RING_ID_OUTM(x,m,v) \ argument
5378 #define HWIO_WBM_R0_REO_RELEASE_RING_STATUS_INM(x, m) \ argument
5394 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_INM(x, m) \ argument
5398 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
5432 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
5436 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
5450 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
5454 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
5468 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
5472 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
5490 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
5494 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
5508 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
5526 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
5530 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
5544 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
5548 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
5562 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
5578 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
5582 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
5596 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
5600 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
5616 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
5620 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
5634 #define HWIO_WBM_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
5638 #define HWIO_WBM_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
5652 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_1_INM(x, m) \ argument
5656 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
5672 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
5676 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
5690 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
5694 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
5710 #define HWIO_WBM_R0_SW_RELEASE_RING_ID_INM(x, m) \ argument
5714 #define HWIO_WBM_R0_SW_RELEASE_RING_ID_OUTM(x,m,v) \ argument
5728 #define HWIO_WBM_R0_SW_RELEASE_RING_STATUS_INM(x, m) \ argument
5744 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_INM(x, m) \ argument
5748 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
5782 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
5786 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
5800 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
5804 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
5818 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
5822 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
5840 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
5844 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
5858 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
5876 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
5880 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
5894 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
5898 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
5912 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
5928 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
5932 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
5946 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
5950 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
5966 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
5970 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
5984 #define HWIO_WBM_R0_SW_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
5988 #define HWIO_WBM_R0_SW_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
6002 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_1_INM(x, m) \ argument
6006 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
6022 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
6026 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
6040 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
6044 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
6060 #define HWIO_WBM_R0_FW_RELEASE_RING_ID_INM(x, m) \ argument
6064 #define HWIO_WBM_R0_FW_RELEASE_RING_ID_OUTM(x,m,v) \ argument
6078 #define HWIO_WBM_R0_FW_RELEASE_RING_STATUS_INM(x, m) \ argument
6094 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_INM(x, m) \ argument
6098 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
6132 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
6136 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
6150 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
6154 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
6168 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
6172 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
6190 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
6194 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
6208 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
6226 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
6230 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
6244 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
6248 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
6262 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
6278 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
6282 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
6296 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
6300 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
6316 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
6320 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
6334 #define HWIO_WBM_R0_FW_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
6338 #define HWIO_WBM_R0_FW_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
6352 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_1_INM(x, m) \ argument
6356 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
6372 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
6376 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
6390 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
6394 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
6410 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_ID_INM(x, m) \ argument
6414 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_ID_OUTM(x,m,v) \ argument
6428 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_STATUS_INM(x, m) \ argument
6444 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_INM(x, m) \ argument
6448 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
6482 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
6486 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
6500 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
6504 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
6518 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
6522 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
6540 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
6544 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
6558 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
6576 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
6580 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
6594 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
6598 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
6612 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
6628 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
6632 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
6646 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
6650 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
6666 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
6670 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
6684 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
6688 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
6702 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_1_INM(x, m) \ argument
6706 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
6722 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_LSB_INM(x, m) \ argument
6726 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
6740 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_MSB_INM(x, m) \ argument
6744 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
6760 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_ID_INM(x, m) \ argument
6764 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_ID_OUTM(x,m,v) \ argument
6780 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_STATUS_INM(x, m) \ argument
6796 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_INM(x, m) \ argument
6800 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_OUTM(x,m,v) \ argument
6838 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
6842 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
6856 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
6860 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
6874 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
6878 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
6896 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
6914 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
6918 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
6932 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
6936 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
6950 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
6954 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
6970 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_DATA_INM(x, m) \ argument
6974 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
6988 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
6992 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
7012 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
7016 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
7030 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
7034 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
7050 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_DATA_INM(x, m) \ argument
7054 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
7068 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
7072 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
7086 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_1_INM(x, m) \ argument
7090 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
7106 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_LSB_INM(x, m) \ argument
7110 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
7124 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_MSB_INM(x, m) \ argument
7128 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
7144 #define HWIO_WBM_R0_WBM2REO_LINK_RING_ID_INM(x, m) \ argument
7148 #define HWIO_WBM_R0_WBM2REO_LINK_RING_ID_OUTM(x,m,v) \ argument
7164 #define HWIO_WBM_R0_WBM2REO_LINK_RING_STATUS_INM(x, m) \ argument
7180 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_INM(x, m) \ argument
7184 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_OUTM(x,m,v) \ argument
7222 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
7226 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
7240 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
7244 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
7258 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
7262 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
7280 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
7298 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
7302 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
7316 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
7320 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
7334 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
7338 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
7354 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_DATA_INM(x, m) \ argument
7358 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
7372 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
7376 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
7396 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
7400 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
7414 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
7418 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
7434 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_DATA_INM(x, m) \ argument
7438 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
7452 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
7456 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
7470 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_1_INM(x, m) \ argument
7474 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
7490 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_LSB_INM(x, m) \ argument
7494 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
7508 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_MSB_INM(x, m) \ argument
7512 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
7528 #define HWIO_WBM_R0_WBM2SW_LINK_RING_ID_INM(x, m) \ argument
7532 #define HWIO_WBM_R0_WBM2SW_LINK_RING_ID_OUTM(x,m,v) \ argument
7548 #define HWIO_WBM_R0_WBM2SW_LINK_RING_STATUS_INM(x, m) \ argument
7564 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_INM(x, m) \ argument
7568 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_OUTM(x,m,v) \ argument
7606 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
7610 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
7624 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
7628 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
7642 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
7646 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
7664 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
7682 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
7686 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
7700 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
7704 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
7718 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
7722 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
7738 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_DATA_INM(x, m) \ argument
7742 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
7756 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
7760 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
7780 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
7784 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
7798 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
7802 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
7818 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_DATA_INM(x, m) \ argument
7822 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
7836 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
7840 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
7854 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_1_INM(x, m) \ argument
7858 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
7874 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_LSB_INM(x, m) \ argument
7878 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
7892 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_MSB_INM(x, m) \ argument
7896 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
7912 #define HWIO_WBM_R0_WBM2FW_LINK_RING_ID_INM(x, m) \ argument
7916 #define HWIO_WBM_R0_WBM2FW_LINK_RING_ID_OUTM(x,m,v) \ argument
7932 #define HWIO_WBM_R0_WBM2FW_LINK_RING_STATUS_INM(x, m) \ argument
7948 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_INM(x, m) \ argument
7952 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_OUTM(x,m,v) \ argument
7990 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
7994 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
8008 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
8012 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
8026 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
8030 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
8048 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
8066 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
8070 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
8084 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
8088 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
8102 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
8106 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
8122 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_DATA_INM(x, m) \ argument
8126 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
8140 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
8144 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
8164 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
8168 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
8182 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
8186 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
8202 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_DATA_INM(x, m) \ argument
8206 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
8220 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
8224 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
8238 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_1_INM(x, m) \ argument
8242 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
8258 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_LSB_INM(x, m) \ argument
8262 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
8276 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_MSB_INM(x, m) \ argument
8280 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
8296 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_ID_INM(x, m) \ argument
8300 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_ID_OUTM(x,m,v) \ argument
8316 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_STATUS_INM(x, m) \ argument
8332 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_INM(x, m) \ argument
8336 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_OUTM(x,m,v) \ argument
8374 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
8378 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
8392 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
8396 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
8410 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
8414 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
8432 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
8450 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
8454 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
8468 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
8472 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
8486 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
8490 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
8506 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_DATA_INM(x, m) \ argument
8510 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
8524 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
8528 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
8548 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
8552 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
8566 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
8570 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
8586 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_DATA_INM(x, m) \ argument
8590 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
8604 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
8608 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
8622 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_1_INM(x, m) \ argument
8626 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
8642 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_LSB_INM(x, m) \ argument
8646 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
8660 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_MSB_INM(x, m) \ argument
8664 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
8680 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_ID_INM(x, m) \ argument
8684 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_ID_OUTM(x,m,v) \ argument
8700 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_STATUS_INM(x, m) \ argument
8716 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_INM(x, m) \ argument
8720 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_OUTM(x,m,v) \ argument
8758 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
8762 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
8776 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
8780 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
8794 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_LSB_INM(x, m) \ argument
8798 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
8812 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_MSB_INM(x, m) \ argument
8816 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
8830 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
8834 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
8852 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
8870 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
8874 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
8888 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
8892 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
8910 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
8914 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
8928 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
8946 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
8950 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
8964 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
8968 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
8982 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
8998 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
9002 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
9022 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
9026 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
9040 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_1_INM(x, m) \ argument
9044 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
9060 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
9064 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
9078 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
9082 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
9098 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_ID_INM(x, m) \ argument
9102 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_ID_OUTM(x,m,v) \ argument
9118 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_STATUS_INM(x, m) \ argument
9134 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_INM(x, m) \ argument
9138 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
9176 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
9180 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
9194 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
9198 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
9212 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
9216 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
9234 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
9252 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
9256 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
9270 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
9274 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
9288 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
9292 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
9308 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
9312 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
9326 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
9330 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
9350 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
9354 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
9368 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
9372 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
9388 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
9392 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
9406 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
9410 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
9424 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_1_INM(x, m) \ argument
9428 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
9444 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
9448 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
9462 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
9466 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
9482 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_ID_INM(x, m) \ argument
9486 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_ID_OUTM(x,m,v) \ argument
9502 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_STATUS_INM(x, m) \ argument
9518 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_INM(x, m) \ argument
9522 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
9560 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
9564 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
9578 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
9582 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
9596 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
9600 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
9618 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
9636 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
9640 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
9654 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
9658 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
9672 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
9676 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
9692 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
9696 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
9710 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
9714 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
9734 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
9738 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
9752 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
9756 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
9772 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
9776 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
9790 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
9794 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
9808 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_1_INM(x, m) \ argument
9812 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
9828 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
9832 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
9846 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
9850 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
9866 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_ID_INM(x, m) \ argument
9870 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_ID_OUTM(x,m,v) \ argument
9886 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_STATUS_INM(x, m) \ argument
9902 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_INM(x, m) \ argument
9906 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
9944 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
9948 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
9962 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
9966 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
9980 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
9984 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
10002 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
10020 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
10024 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
10038 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
10042 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
10056 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
10060 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
10076 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
10080 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
10094 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
10098 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
10118 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
10122 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
10136 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
10140 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
10156 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
10160 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
10174 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
10178 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
10192 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_1_INM(x, m) \ argument
10196 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
10212 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
10216 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
10230 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
10234 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
10250 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_ID_INM(x, m) \ argument
10254 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_ID_OUTM(x,m,v) \ argument
10270 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_STATUS_INM(x, m) \ argument
10286 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_INM(x, m) \ argument
10290 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
10328 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
10332 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
10346 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
10350 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
10364 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
10368 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
10386 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
10404 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
10408 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
10422 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
10426 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
10440 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
10444 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
10460 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
10464 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
10478 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
10482 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
10502 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
10506 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
10520 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
10524 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
10540 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
10544 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
10558 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
10562 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
10576 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_1_INM(x, m) \ argument
10580 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
10596 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
10600 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
10614 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
10618 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
10634 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_ID_INM(x, m) \ argument
10638 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_ID_OUTM(x,m,v) \ argument
10654 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_STATUS_INM(x, m) \ argument
10670 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_INM(x, m) \ argument
10674 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
10712 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
10716 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
10730 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
10734 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
10748 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
10752 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
10770 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
10788 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
10792 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
10806 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
10810 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
10824 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
10828 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
10844 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
10848 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
10862 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
10866 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
10886 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
10890 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
10904 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
10908 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
10924 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
10928 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
10942 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
10946 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
10960 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_1_INM(x, m) \ argument
10964 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
10980 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
10984 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
10998 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
11002 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
11018 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_ID_INM(x, m) \ argument
11022 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_ID_OUTM(x,m,v) \ argument
11038 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_STATUS_INM(x, m) \ argument
11054 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_INM(x, m) \ argument
11058 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
11096 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
11100 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
11114 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
11118 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
11132 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
11136 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
11154 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
11172 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
11176 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
11190 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
11194 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
11208 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
11212 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
11228 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
11232 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
11246 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
11250 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
11270 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
11274 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
11288 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
11292 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
11308 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
11312 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
11326 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
11330 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
11344 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_1_INM(x, m) \ argument
11348 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
11364 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
11368 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
11382 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
11386 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
11402 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_ID_INM(x, m) \ argument
11406 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_ID_OUTM(x,m,v) \ argument
11422 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_STATUS_INM(x, m) \ argument
11438 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_INM(x, m) \ argument
11442 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
11480 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
11484 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
11498 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
11502 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
11516 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
11520 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
11538 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
11556 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
11560 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
11574 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
11578 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
11592 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
11596 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
11612 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
11616 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
11630 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
11634 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
11654 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
11658 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
11672 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
11676 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
11692 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
11696 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
11710 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
11714 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
11728 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_1_INM(x, m) \ argument
11732 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
11748 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
11752 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
11766 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
11770 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
11786 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_ID_INM(x, m) \ argument
11790 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_ID_OUTM(x,m,v) \ argument
11806 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_STATUS_INM(x, m) \ argument
11822 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_INM(x, m) \ argument
11826 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
11864 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
11868 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
11882 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
11886 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
11900 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
11904 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
11922 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
11940 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
11944 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
11958 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
11962 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
11976 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
11980 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
11996 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
12000 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
12014 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
12018 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
12038 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
12042 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
12056 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
12060 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
12076 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
12080 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
12094 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
12098 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
12112 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_1_INM(x, m) \ argument
12116 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
12132 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
12136 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
12150 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
12154 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
12170 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_ID_INM(x, m) \ argument
12174 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_ID_OUTM(x,m,v) \ argument
12190 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_STATUS_INM(x, m) \ argument
12206 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_INM(x, m) \ argument
12210 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
12248 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
12252 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
12266 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
12270 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
12284 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
12288 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
12306 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
12324 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
12328 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
12342 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
12346 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
12360 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
12364 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
12380 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
12384 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
12398 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
12402 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
12422 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
12426 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
12440 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
12444 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
12460 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
12464 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
12478 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
12482 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
12496 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_1_INM(x, m) \ argument
12500 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
12516 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_LSB_INM(x, m) \ argument
12520 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_LSB_OUTM(x,m,v) \ argument
12534 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_MSB_INM(x, m) \ argument
12538 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_MSB_OUTM(x,m,v) \ argument
12554 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_ID_INM(x, m) \ argument
12558 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_ID_OUTM(x,m,v) \ argument
12572 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_STATUS_INM(x, m) \ argument
12588 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_INM(x, m) \ argument
12592 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_OUTM(x,m,v) \ argument
12626 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_LSB_INM(x, m) \ argument
12630 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
12644 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_MSB_INM(x, m) \ argument
12648 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
12662 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
12666 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
12684 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
12688 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
12702 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
12720 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
12724 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
12738 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
12742 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
12756 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
12772 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
12776 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
12790 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
12794 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
12810 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_DATA_INM(x, m) \ argument
12814 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
12828 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
12832 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
12846 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_INM(x, m) \ argument
12850 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
12874 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
12878 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
12892 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
12896 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
12910 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
12914 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
12928 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
12932 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
12946 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
12950 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
12964 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_1_INM(x, m) \ argument
12968 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_1_OUTM(x,m,v) \ argument
12984 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_LSB_INM(x, m) \ argument
12988 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_LSB_OUTM(x,m,v) \ argument
13002 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_MSB_INM(x, m) \ argument
13006 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_MSB_OUTM(x,m,v) \ argument
13022 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_ID_INM(x, m) \ argument
13026 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_ID_OUTM(x,m,v) \ argument
13040 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_STATUS_INM(x, m) \ argument
13056 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_INM(x, m) \ argument
13060 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_OUTM(x,m,v) \ argument
13094 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_LSB_INM(x, m) \ argument
13098 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
13112 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_MSB_INM(x, m) \ argument
13116 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
13130 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
13134 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
13152 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
13156 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
13170 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
13188 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
13192 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
13206 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
13210 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
13224 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
13240 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
13244 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
13258 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
13262 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
13278 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_DATA_INM(x, m) \ argument
13282 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
13296 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
13300 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
13314 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_INM(x, m) \ argument
13318 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
13342 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
13346 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
13360 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
13364 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
13378 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
13382 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
13396 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
13400 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
13414 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
13418 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
13432 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_1_INM(x, m) \ argument
13436 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_1_OUTM(x,m,v) \ argument
13452 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_LSB_INM(x, m) \ argument
13456 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_LSB_OUTM(x,m,v) \ argument
13470 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_MSB_INM(x, m) \ argument
13474 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_MSB_OUTM(x,m,v) \ argument
13490 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_ID_INM(x, m) \ argument
13494 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_ID_OUTM(x,m,v) \ argument
13510 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_STATUS_INM(x, m) \ argument
13526 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_INM(x, m) \ argument
13530 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_OUTM(x,m,v) \ argument
13568 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_LSB_INM(x, m) \ argument
13572 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
13586 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_MSB_INM(x, m) \ argument
13590 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
13604 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
13608 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
13626 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
13644 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
13648 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
13662 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
13666 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
13680 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
13684 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
13700 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_DATA_INM(x, m) \ argument
13704 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
13718 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
13722 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
13742 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
13746 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
13760 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
13764 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
13780 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_DATA_INM(x, m) \ argument
13784 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
13798 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
13802 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
13816 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_INM(x, m) \ argument
13820 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
13844 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
13848 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
13862 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
13866 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
13880 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
13884 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
13898 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
13902 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
13916 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
13920 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
13934 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_1_INM(x, m) \ argument
13938 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_1_OUTM(x,m,v) \ argument
13954 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_LSB_INM(x, m) \ argument
13958 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_LSB_OUTM(x,m,v) \ argument
13972 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_MSB_INM(x, m) \ argument
13976 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_MSB_OUTM(x,m,v) \ argument
13992 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_ID_INM(x, m) \ argument
13996 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_ID_OUTM(x,m,v) \ argument
14012 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_STATUS_INM(x, m) \ argument
14028 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_INM(x, m) \ argument
14032 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_OUTM(x,m,v) \ argument
14070 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_LSB_INM(x, m) \ argument
14074 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
14088 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_MSB_INM(x, m) \ argument
14092 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
14106 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
14110 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
14128 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
14146 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
14150 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
14164 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
14168 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
14182 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
14186 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
14202 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_DATA_INM(x, m) \ argument
14206 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
14220 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
14224 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
14244 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_LSB_INM(x, m) \ argument
14248 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
14262 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_MSB_INM(x, m) \ argument
14266 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
14282 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_DATA_INM(x, m) \ argument
14286 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_DATA_OUTM(x,m,v) \ argument
14300 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
14304 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
14318 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_INM(x, m) \ argument
14322 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
14346 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
14350 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
14364 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
14368 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
14382 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
14386 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
14400 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
14404 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
14418 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
14422 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
14436 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_1_INM(x, m) \ argument
14440 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_1_OUTM(x,m,v) \ argument
14456 #define HWIO_WBM_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
14460 #define HWIO_WBM_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
14474 #define HWIO_WBM_R1_TESTBUS_CTRL_INM(x, m) \ argument
14478 #define HWIO_WBM_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
14492 #define HWIO_WBM_R1_TESTBUS_LOWER_INM(x, m) \ argument
14506 #define HWIO_WBM_R1_TESTBUS_HIGHER_INM(x, m) \ argument
14520 #define HWIO_WBM_R1_SM_STATES_IX_0_INM(x, m) \ argument
14560 #define HWIO_WBM_R1_SM_STATES_IX_1_INM(x, m) \ argument
14598 #define HWIO_WBM_R1_SM_STATES_IX_2_INM(x, m) \ argument
14620 #define HWIO_WBM_R1_EVENTMASK_IX_0_INM(x, m) \ argument
14624 #define HWIO_WBM_R1_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
14638 #define HWIO_WBM_R1_EVENTMASK_IX_1_INM(x, m) \ argument
14642 #define HWIO_WBM_R1_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
14656 #define HWIO_WBM_R1_EVENTMASK_IX_2_INM(x, m) \ argument
14660 #define HWIO_WBM_R1_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
14674 #define HWIO_WBM_R1_EVENTMASK_IX_3_INM(x, m) \ argument
14678 #define HWIO_WBM_R1_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
14692 #define HWIO_WBM_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
14696 #define HWIO_WBM_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
14716 #define HWIO_WBM_R2_TQM_RELEASE_RING_HP_INM(x, m) \ argument
14720 #define HWIO_WBM_R2_TQM_RELEASE_RING_HP_OUTM(x,m,v) \ argument
14734 #define HWIO_WBM_R2_TQM_RELEASE_RING_TP_INM(x, m) \ argument
14738 #define HWIO_WBM_R2_TQM_RELEASE_RING_TP_OUTM(x,m,v) \ argument
14752 #define HWIO_WBM_R2_REO_RELEASE_RING_HP_INM(x, m) \ argument
14756 #define HWIO_WBM_R2_REO_RELEASE_RING_HP_OUTM(x,m,v) \ argument
14770 #define HWIO_WBM_R2_REO_RELEASE_RING_TP_INM(x, m) \ argument
14774 #define HWIO_WBM_R2_REO_RELEASE_RING_TP_OUTM(x,m,v) \ argument
14788 #define HWIO_WBM_R2_SW_RELEASE_RING_HP_INM(x, m) \ argument
14792 #define HWIO_WBM_R2_SW_RELEASE_RING_HP_OUTM(x,m,v) \ argument
14806 #define HWIO_WBM_R2_SW_RELEASE_RING_TP_INM(x, m) \ argument
14810 #define HWIO_WBM_R2_SW_RELEASE_RING_TP_OUTM(x,m,v) \ argument
14824 #define HWIO_WBM_R2_FW_RELEASE_RING_HP_INM(x, m) \ argument
14828 #define HWIO_WBM_R2_FW_RELEASE_RING_HP_OUTM(x,m,v) \ argument
14842 #define HWIO_WBM_R2_FW_RELEASE_RING_TP_INM(x, m) \ argument
14846 #define HWIO_WBM_R2_FW_RELEASE_RING_TP_OUTM(x,m,v) \ argument
14860 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_HP_INM(x, m) \ argument
14864 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_HP_OUTM(x,m,v) \ argument
14878 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_TP_INM(x, m) \ argument
14882 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_TP_OUTM(x,m,v) \ argument
14896 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_HP_INM(x, m) \ argument
14900 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_HP_OUTM(x,m,v) \ argument
14914 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_TP_INM(x, m) \ argument
14918 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_TP_OUTM(x,m,v) \ argument
14932 #define HWIO_WBM_R2_WBM2REO_LINK_RING_HP_INM(x, m) \ argument
14936 #define HWIO_WBM_R2_WBM2REO_LINK_RING_HP_OUTM(x,m,v) \ argument
14950 #define HWIO_WBM_R2_WBM2REO_LINK_RING_TP_INM(x, m) \ argument
14954 #define HWIO_WBM_R2_WBM2REO_LINK_RING_TP_OUTM(x,m,v) \ argument
14968 #define HWIO_WBM_R2_WBM2SW_LINK_RING_HP_INM(x, m) \ argument
14972 #define HWIO_WBM_R2_WBM2SW_LINK_RING_HP_OUTM(x,m,v) \ argument
14986 #define HWIO_WBM_R2_WBM2SW_LINK_RING_TP_INM(x, m) \ argument
14990 #define HWIO_WBM_R2_WBM2SW_LINK_RING_TP_OUTM(x,m,v) \ argument
15004 #define HWIO_WBM_R2_WBM2FW_LINK_RING_HP_INM(x, m) \ argument
15008 #define HWIO_WBM_R2_WBM2FW_LINK_RING_HP_OUTM(x,m,v) \ argument
15022 #define HWIO_WBM_R2_WBM2FW_LINK_RING_TP_INM(x, m) \ argument
15026 #define HWIO_WBM_R2_WBM2FW_LINK_RING_TP_OUTM(x,m,v) \ argument
15040 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_HP_INM(x, m) \ argument
15044 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_HP_OUTM(x,m,v) \ argument
15058 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_TP_INM(x, m) \ argument
15062 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_TP_OUTM(x,m,v) \ argument
15076 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_HP_INM(x, m) \ argument
15080 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_HP_OUTM(x,m,v) \ argument
15094 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_TP_INM(x, m) \ argument
15098 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_TP_OUTM(x,m,v) \ argument
15112 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_HP_INM(x, m) \ argument
15116 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15130 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_TP_INM(x, m) \ argument
15134 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15148 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_HP_INM(x, m) \ argument
15152 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15166 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_TP_INM(x, m) \ argument
15170 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15184 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_HP_INM(x, m) \ argument
15188 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15202 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_TP_INM(x, m) \ argument
15206 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15220 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_HP_INM(x, m) \ argument
15224 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15238 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_TP_INM(x, m) \ argument
15242 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15256 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_HP_INM(x, m) \ argument
15260 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15274 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_TP_INM(x, m) \ argument
15278 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15292 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_HP_INM(x, m) \ argument
15296 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15310 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_TP_INM(x, m) \ argument
15314 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15328 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_HP_INM(x, m) \ argument
15332 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15346 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_TP_INM(x, m) \ argument
15350 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15364 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_HP_INM(x, m) \ argument
15368 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15382 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_TP_INM(x, m) \ argument
15386 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15400 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_HP_INM(x, m) \ argument
15404 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_HP_OUTM(x,m,v) \ argument
15418 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_TP_INM(x, m) \ argument
15422 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_TP_OUTM(x,m,v) \ argument
15436 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_HP_INM(x, m) \ argument
15440 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_HP_OUTM(x,m,v) \ argument
15454 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_TP_INM(x, m) \ argument
15458 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_TP_OUTM(x,m,v) \ argument
15472 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_HP_INM(x, m) \ argument
15476 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_HP_OUTM(x,m,v) \ argument
15490 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_TP_INM(x, m) \ argument
15494 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_TP_OUTM(x,m,v) \ argument
15508 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_HP_INM(x, m) \ argument
15512 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_HP_OUTM(x,m,v) \ argument
15526 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_TP_INM(x, m) \ argument
15530 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_TP_OUTM(x,m,v) \ argument
15544 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_HP_INM(x, m) \ argument
15548 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_HP_OUTM(x,m,v) \ argument
15562 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_TP_INM(x, m) \ argument
15566 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_TP_OUTM(x,m,v) \ argument
15590 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, m) \ argument
15594 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x,m,v) \ argument
15662 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, m) \ argument
15666 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_OUTM(x,m,v) \ argument
15694 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_1_INM(x, m) \ argument
15698 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_1_OUTM(x,m,v) \ argument
15726 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_2_INM(x, m) \ argument
15730 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_2_OUTM(x,m,v) \ argument
15758 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_3_INM(x, m) \ argument
15762 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_3_OUTM(x,m,v) \ argument
15790 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_0_INM(x, m) \ argument
15794 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_0_OUTM(x,m,v) \ argument
15822 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_1_INM(x, m) \ argument
15826 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_1_OUTM(x,m,v) \ argument
15854 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_2_INM(x, m) \ argument
15858 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_2_OUTM(x,m,v) \ argument
15886 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_3_INM(x, m) \ argument
15890 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_3_OUTM(x,m,v) \ argument
15918 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_0_INM(x, m) \ argument
15922 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_0_OUTM(x,m,v) \ argument
15950 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_1_INM(x, m) \ argument
15954 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_1_OUTM(x,m,v) \ argument
15982 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_2_INM(x, m) \ argument
15986 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_2_OUTM(x,m,v) \ argument
16014 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_3_INM(x, m) \ argument
16018 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_3_OUTM(x,m,v) \ argument
16046 #define HWIO_REO_R0_TIMESTAMP_INM(x, m) \ argument
16050 #define HWIO_REO_R0_TIMESTAMP_OUTM(x,m,v) \ argument
16064 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_0_INM(x, m) \ argument
16068 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_0_OUTM(x,m,v) \ argument
16096 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_1_INM(x, m) \ argument
16100 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_1_OUTM(x,m,v) \ argument
16128 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_0_INM(x, m) \ argument
16132 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_0_OUTM(x,m,v) \ argument
16160 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_1_INM(x, m) \ argument
16164 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_1_OUTM(x,m,v) \ argument
16192 #define HWIO_REO_R0_RDI_CTRL_SEL_WITH_TID_INM(x, m) \ argument
16196 #define HWIO_REO_R0_RDI_CTRL_SEL_WITH_TID_OUTM(x,m,v) \ argument
16210 #define HWIO_REO_R0_IDLE_REQ_CTRL_INM(x, m) \ argument
16214 #define HWIO_REO_R0_IDLE_REQ_CTRL_OUTM(x,m,v) \ argument
16230 #define HWIO_REO_R0_LAST_SN_0_INM(x, m) \ argument
16246 #define HWIO_REO_R0_LAST_SN_1_INM(x, m) \ argument
16262 #define HWIO_REO_R0_LAST_SN_2_INM(x, m) \ argument
16278 #define HWIO_REO_R0_LAST_SN_3_INM(x, m) \ argument
16294 #define HWIO_REO_R0_LAST_SN_4_INM(x, m) \ argument
16308 #define HWIO_REO_R0_MODULE_STRESS_CONTROL_INM(x, m) \ argument
16312 #define HWIO_REO_R0_MODULE_STRESS_CONTROL_OUTM(x,m,v) \ argument
16326 #define HWIO_REO_R0_PN_IN_DEST_INM(x, m) \ argument
16330 #define HWIO_REO_R0_PN_IN_DEST_OUTM(x,m,v) \ argument
16344 #define HWIO_REO_R0_SW_COOKIE_CFG0_INM(x, m) \ argument
16348 #define HWIO_REO_R0_SW_COOKIE_CFG0_OUTM(x,m,v) \ argument
16362 #define HWIO_REO_R0_SW_COOKIE_CFG1_INM(x, m) \ argument
16366 #define HWIO_REO_R0_SW_COOKIE_CFG1_OUTM(x,m,v) \ argument
16390 #define HWIO_REO_R0_QDESC_LUT_BASE0_ADDR_INM(x, m) \ argument
16394 #define HWIO_REO_R0_QDESC_LUT_BASE0_ADDR_OUTM(x,m,v) \ argument
16408 #define HWIO_REO_R0_QDESC_LUT_BASE1_ADDR_INM(x, m) \ argument
16412 #define HWIO_REO_R0_QDESC_LUT_BASE1_ADDR_OUTM(x,m,v) \ argument
16426 #define HWIO_REO_R0_QDESC_ADDR_READ_INM(x, m) \ argument
16430 #define HWIO_REO_R0_QDESC_ADDR_READ_OUTM(x,m,v) \ argument
16450 #define HWIO_REO_R0_QDESC_ADDR_LOWER_INM(x, m) \ argument
16464 #define HWIO_REO_R0_QDESC_ADDR_HIGHER_INM(x, m) \ argument
16480 #define HWIO_REO_R0_QDESC_MAX_SW_PEER_ID_INM(x, m) \ argument
16484 #define HWIO_REO_R0_QDESC_MAX_SW_PEER_ID_OUTM(x,m,v) \ argument
16498 #define HWIO_REO_R0_RX_STATS_CMD_INM(x, m) \ argument
16502 #define HWIO_REO_R0_RX_STATS_CMD_OUTM(x,m,v) \ argument
16520 #define HWIO_REO_R0_RX_STATS_LOWER_INM(x, m) \ argument
16534 #define HWIO_REO_R0_RX_STATS_HIGHER_INM(x, m) \ argument
16550 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_LSB_INM(x, m) \ argument
16554 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_LSB_OUTM(x,m,v) \ argument
16568 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_MSB_INM(x, m) \ argument
16572 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_MSB_OUTM(x,m,v) \ argument
16588 #define HWIO_REO_R0_RXDMA2REO0_RING_ID_INM(x, m) \ argument
16592 #define HWIO_REO_R0_RXDMA2REO0_RING_ID_OUTM(x,m,v) \ argument
16606 #define HWIO_REO_R0_RXDMA2REO0_RING_STATUS_INM(x, m) \ argument
16622 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_INM(x, m) \ argument
16626 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_OUTM(x,m,v) \ argument
16660 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_LSB_INM(x, m) \ argument
16664 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
16678 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_MSB_INM(x, m) \ argument
16682 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
16696 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
16700 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
16718 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
16722 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
16736 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
16754 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
16758 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
16772 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
16776 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
16790 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
16806 #define HWIO_REO_R0_RXDMA2REO0_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
16810 #define HWIO_REO_R0_RXDMA2REO0_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
16824 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_1_INM(x, m) \ argument
16828 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_1_OUTM(x,m,v) \ argument
16844 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_LSB_INM(x, m) \ argument
16848 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_LSB_OUTM(x,m,v) \ argument
16862 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_MSB_INM(x, m) \ argument
16866 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_MSB_OUTM(x,m,v) \ argument
16882 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_ID_INM(x, m) \ argument
16886 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_ID_OUTM(x,m,v) \ argument
16900 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_STATUS_INM(x, m) \ argument
16916 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_INM(x, m) \ argument
16920 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_OUTM(x,m,v) \ argument
16954 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_LSB_INM(x, m) \ argument
16958 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
16972 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_MSB_INM(x, m) \ argument
16976 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
16990 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
16994 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
17012 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
17016 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
17030 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
17048 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
17052 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
17066 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
17070 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
17084 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
17100 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
17104 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
17118 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
17122 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
17138 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_DATA_INM(x, m) \ argument
17142 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
17156 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
17160 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
17174 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_INM(x, m) \ argument
17178 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
17202 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
17206 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
17220 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
17224 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
17238 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
17242 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
17256 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
17260 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
17274 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
17278 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
17292 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_1_INM(x, m) \ argument
17296 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_1_OUTM(x,m,v) \ argument
17312 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_LSB_INM(x, m) \ argument
17316 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_LSB_OUTM(x,m,v) \ argument
17330 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_MSB_INM(x, m) \ argument
17334 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_MSB_OUTM(x,m,v) \ argument
17350 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_ID_INM(x, m) \ argument
17354 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_ID_OUTM(x,m,v) \ argument
17368 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_STATUS_INM(x, m) \ argument
17384 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_INM(x, m) \ argument
17388 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_OUTM(x,m,v) \ argument
17422 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_LSB_INM(x, m) \ argument
17426 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
17440 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_MSB_INM(x, m) \ argument
17444 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
17458 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
17462 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
17480 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
17484 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
17498 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
17516 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
17520 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
17534 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
17538 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
17552 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
17568 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
17572 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
17586 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
17590 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
17606 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_DATA_INM(x, m) \ argument
17610 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
17624 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
17628 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
17642 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_INM(x, m) \ argument
17646 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
17670 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
17674 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
17688 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
17692 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
17706 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
17710 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
17724 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
17728 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
17742 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
17746 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
17760 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_1_INM(x, m) \ argument
17764 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_1_OUTM(x,m,v) \ argument
17780 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_LSB_INM(x, m) \ argument
17784 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
17798 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_MSB_INM(x, m) \ argument
17802 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
17818 #define HWIO_REO_R0_WBM2REO_LINK_RING_ID_INM(x, m) \ argument
17822 #define HWIO_REO_R0_WBM2REO_LINK_RING_ID_OUTM(x,m,v) \ argument
17836 #define HWIO_REO_R0_WBM2REO_LINK_RING_STATUS_INM(x, m) \ argument
17852 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_INM(x, m) \ argument
17856 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_OUTM(x,m,v) \ argument
17890 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_LSB_INM(x, m) \ argument
17894 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
17908 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_MSB_INM(x, m) \ argument
17912 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
17926 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
17930 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
17948 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
17952 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
17966 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
17984 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
17988 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
18002 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
18006 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
18020 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
18036 #define HWIO_REO_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
18040 #define HWIO_REO_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
18054 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_1_INM(x, m) \ argument
18058 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
18074 #define HWIO_REO_R0_REO_CMD_RING_BASE_LSB_INM(x, m) \ argument
18078 #define HWIO_REO_R0_REO_CMD_RING_BASE_LSB_OUTM(x,m,v) \ argument
18092 #define HWIO_REO_R0_REO_CMD_RING_BASE_MSB_INM(x, m) \ argument
18096 #define HWIO_REO_R0_REO_CMD_RING_BASE_MSB_OUTM(x,m,v) \ argument
18112 #define HWIO_REO_R0_REO_CMD_RING_ID_INM(x, m) \ argument
18116 #define HWIO_REO_R0_REO_CMD_RING_ID_OUTM(x,m,v) \ argument
18130 #define HWIO_REO_R0_REO_CMD_RING_STATUS_INM(x, m) \ argument
18146 #define HWIO_REO_R0_REO_CMD_RING_MISC_INM(x, m) \ argument
18150 #define HWIO_REO_R0_REO_CMD_RING_MISC_OUTM(x,m,v) \ argument
18184 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_LSB_INM(x, m) \ argument
18188 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
18202 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_MSB_INM(x, m) \ argument
18206 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
18220 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
18224 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
18242 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
18246 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
18260 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
18278 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
18282 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
18296 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
18300 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
18314 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
18330 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_LSB_INM(x, m) \ argument
18334 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
18348 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_MSB_INM(x, m) \ argument
18352 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
18368 #define HWIO_REO_R0_REO_CMD_RING_MSI1_DATA_INM(x, m) \ argument
18372 #define HWIO_REO_R0_REO_CMD_RING_MSI1_DATA_OUTM(x,m,v) \ argument
18386 #define HWIO_REO_R0_REO_CMD_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
18390 #define HWIO_REO_R0_REO_CMD_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
18404 #define HWIO_REO_R0_REO_CMD_RING_MISC_1_INM(x, m) \ argument
18408 #define HWIO_REO_R0_REO_CMD_RING_MISC_1_OUTM(x,m,v) \ argument
18424 #define HWIO_REO_R0_SW2REO_RING_BASE_LSB_INM(x, m) \ argument
18428 #define HWIO_REO_R0_SW2REO_RING_BASE_LSB_OUTM(x,m,v) \ argument
18442 #define HWIO_REO_R0_SW2REO_RING_BASE_MSB_INM(x, m) \ argument
18446 #define HWIO_REO_R0_SW2REO_RING_BASE_MSB_OUTM(x,m,v) \ argument
18462 #define HWIO_REO_R0_SW2REO_RING_ID_INM(x, m) \ argument
18466 #define HWIO_REO_R0_SW2REO_RING_ID_OUTM(x,m,v) \ argument
18480 #define HWIO_REO_R0_SW2REO_RING_STATUS_INM(x, m) \ argument
18496 #define HWIO_REO_R0_SW2REO_RING_MISC_INM(x, m) \ argument
18500 #define HWIO_REO_R0_SW2REO_RING_MISC_OUTM(x,m,v) \ argument
18534 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_LSB_INM(x, m) \ argument
18538 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
18552 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_MSB_INM(x, m) \ argument
18556 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
18570 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
18574 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
18592 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
18596 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
18610 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
18628 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
18632 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
18646 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
18650 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
18664 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
18680 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_LSB_INM(x, m) \ argument
18684 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
18698 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_MSB_INM(x, m) \ argument
18702 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
18718 #define HWIO_REO_R0_SW2REO_RING_MSI1_DATA_INM(x, m) \ argument
18722 #define HWIO_REO_R0_SW2REO_RING_MSI1_DATA_OUTM(x,m,v) \ argument
18736 #define HWIO_REO_R0_SW2REO_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
18740 #define HWIO_REO_R0_SW2REO_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
18754 #define HWIO_REO_R0_SW2REO_RING_MISC_1_INM(x, m) \ argument
18758 #define HWIO_REO_R0_SW2REO_RING_MISC_1_OUTM(x,m,v) \ argument
18774 #define HWIO_REO_R0_SW2REO1_RING_BASE_LSB_INM(x, m) \ argument
18778 #define HWIO_REO_R0_SW2REO1_RING_BASE_LSB_OUTM(x,m,v) \ argument
18792 #define HWIO_REO_R0_SW2REO1_RING_BASE_MSB_INM(x, m) \ argument
18796 #define HWIO_REO_R0_SW2REO1_RING_BASE_MSB_OUTM(x,m,v) \ argument
18812 #define HWIO_REO_R0_SW2REO1_RING_ID_INM(x, m) \ argument
18816 #define HWIO_REO_R0_SW2REO1_RING_ID_OUTM(x,m,v) \ argument
18830 #define HWIO_REO_R0_SW2REO1_RING_STATUS_INM(x, m) \ argument
18846 #define HWIO_REO_R0_SW2REO1_RING_MISC_INM(x, m) \ argument
18850 #define HWIO_REO_R0_SW2REO1_RING_MISC_OUTM(x,m,v) \ argument
18884 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_LSB_INM(x, m) \ argument
18888 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
18902 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_MSB_INM(x, m) \ argument
18906 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
18920 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
18924 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
18942 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
18946 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
18960 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
18978 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
18982 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
18996 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
19000 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
19014 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
19030 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
19034 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
19048 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
19052 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
19068 #define HWIO_REO_R0_SW2REO1_RING_MSI1_DATA_INM(x, m) \ argument
19072 #define HWIO_REO_R0_SW2REO1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
19086 #define HWIO_REO_R0_SW2REO1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
19090 #define HWIO_REO_R0_SW2REO1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
19104 #define HWIO_REO_R0_SW2REO1_RING_MISC_1_INM(x, m) \ argument
19108 #define HWIO_REO_R0_SW2REO1_RING_MISC_1_OUTM(x,m,v) \ argument
19124 #define HWIO_REO_R0_REO2SW1_RING_BASE_LSB_INM(x, m) \ argument
19128 #define HWIO_REO_R0_REO2SW1_RING_BASE_LSB_OUTM(x,m,v) \ argument
19142 #define HWIO_REO_R0_REO2SW1_RING_BASE_MSB_INM(x, m) \ argument
19146 #define HWIO_REO_R0_REO2SW1_RING_BASE_MSB_OUTM(x,m,v) \ argument
19162 #define HWIO_REO_R0_REO2SW1_RING_ID_INM(x, m) \ argument
19166 #define HWIO_REO_R0_REO2SW1_RING_ID_OUTM(x,m,v) \ argument
19182 #define HWIO_REO_R0_REO2SW1_RING_STATUS_INM(x, m) \ argument
19198 #define HWIO_REO_R0_REO2SW1_RING_MISC_INM(x, m) \ argument
19202 #define HWIO_REO_R0_REO2SW1_RING_MISC_OUTM(x,m,v) \ argument
19240 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_LSB_INM(x, m) \ argument
19244 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
19258 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_MSB_INM(x, m) \ argument
19262 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
19276 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
19280 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
19298 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
19316 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
19320 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
19334 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
19338 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
19352 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
19356 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
19372 #define HWIO_REO_R0_REO2SW1_RING_MSI1_DATA_INM(x, m) \ argument
19376 #define HWIO_REO_R0_REO2SW1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
19390 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
19394 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
19414 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
19418 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
19432 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
19436 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
19452 #define HWIO_REO_R0_REO2SW1_RING_MSI2_DATA_INM(x, m) \ argument
19456 #define HWIO_REO_R0_REO2SW1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
19470 #define HWIO_REO_R0_REO2SW1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
19474 #define HWIO_REO_R0_REO2SW1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
19488 #define HWIO_REO_R0_REO2SW1_RING_MISC_1_INM(x, m) \ argument
19492 #define HWIO_REO_R0_REO2SW1_RING_MISC_1_OUTM(x,m,v) \ argument
19508 #define HWIO_REO_R0_REO2SW2_RING_BASE_LSB_INM(x, m) \ argument
19512 #define HWIO_REO_R0_REO2SW2_RING_BASE_LSB_OUTM(x,m,v) \ argument
19526 #define HWIO_REO_R0_REO2SW2_RING_BASE_MSB_INM(x, m) \ argument
19530 #define HWIO_REO_R0_REO2SW2_RING_BASE_MSB_OUTM(x,m,v) \ argument
19546 #define HWIO_REO_R0_REO2SW2_RING_ID_INM(x, m) \ argument
19550 #define HWIO_REO_R0_REO2SW2_RING_ID_OUTM(x,m,v) \ argument
19566 #define HWIO_REO_R0_REO2SW2_RING_STATUS_INM(x, m) \ argument
19582 #define HWIO_REO_R0_REO2SW2_RING_MISC_INM(x, m) \ argument
19586 #define HWIO_REO_R0_REO2SW2_RING_MISC_OUTM(x,m,v) \ argument
19624 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_LSB_INM(x, m) \ argument
19628 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
19642 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_MSB_INM(x, m) \ argument
19646 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
19660 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
19664 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
19682 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
19700 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
19704 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
19718 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
19722 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
19736 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
19740 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
19756 #define HWIO_REO_R0_REO2SW2_RING_MSI1_DATA_INM(x, m) \ argument
19760 #define HWIO_REO_R0_REO2SW2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
19774 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
19778 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
19798 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_LSB_INM(x, m) \ argument
19802 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
19816 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_MSB_INM(x, m) \ argument
19820 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
19836 #define HWIO_REO_R0_REO2SW2_RING_MSI2_DATA_INM(x, m) \ argument
19840 #define HWIO_REO_R0_REO2SW2_RING_MSI2_DATA_OUTM(x,m,v) \ argument
19854 #define HWIO_REO_R0_REO2SW2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
19858 #define HWIO_REO_R0_REO2SW2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
19872 #define HWIO_REO_R0_REO2SW2_RING_MISC_1_INM(x, m) \ argument
19876 #define HWIO_REO_R0_REO2SW2_RING_MISC_1_OUTM(x,m,v) \ argument
19892 #define HWIO_REO_R0_REO2SW3_RING_BASE_LSB_INM(x, m) \ argument
19896 #define HWIO_REO_R0_REO2SW3_RING_BASE_LSB_OUTM(x,m,v) \ argument
19910 #define HWIO_REO_R0_REO2SW3_RING_BASE_MSB_INM(x, m) \ argument
19914 #define HWIO_REO_R0_REO2SW3_RING_BASE_MSB_OUTM(x,m,v) \ argument
19930 #define HWIO_REO_R0_REO2SW3_RING_ID_INM(x, m) \ argument
19934 #define HWIO_REO_R0_REO2SW3_RING_ID_OUTM(x,m,v) \ argument
19950 #define HWIO_REO_R0_REO2SW3_RING_STATUS_INM(x, m) \ argument
19966 #define HWIO_REO_R0_REO2SW3_RING_MISC_INM(x, m) \ argument
19970 #define HWIO_REO_R0_REO2SW3_RING_MISC_OUTM(x,m,v) \ argument
20008 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_LSB_INM(x, m) \ argument
20012 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
20026 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_MSB_INM(x, m) \ argument
20030 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
20044 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
20048 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
20066 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
20084 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
20088 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
20102 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
20106 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
20120 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
20124 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
20140 #define HWIO_REO_R0_REO2SW3_RING_MSI1_DATA_INM(x, m) \ argument
20144 #define HWIO_REO_R0_REO2SW3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
20158 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
20162 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
20182 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_LSB_INM(x, m) \ argument
20186 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
20200 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_MSB_INM(x, m) \ argument
20204 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
20220 #define HWIO_REO_R0_REO2SW3_RING_MSI2_DATA_INM(x, m) \ argument
20224 #define HWIO_REO_R0_REO2SW3_RING_MSI2_DATA_OUTM(x,m,v) \ argument
20238 #define HWIO_REO_R0_REO2SW3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
20242 #define HWIO_REO_R0_REO2SW3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
20256 #define HWIO_REO_R0_REO2SW3_RING_MISC_1_INM(x, m) \ argument
20260 #define HWIO_REO_R0_REO2SW3_RING_MISC_1_OUTM(x,m,v) \ argument
20276 #define HWIO_REO_R0_REO2SW4_RING_BASE_LSB_INM(x, m) \ argument
20280 #define HWIO_REO_R0_REO2SW4_RING_BASE_LSB_OUTM(x,m,v) \ argument
20294 #define HWIO_REO_R0_REO2SW4_RING_BASE_MSB_INM(x, m) \ argument
20298 #define HWIO_REO_R0_REO2SW4_RING_BASE_MSB_OUTM(x,m,v) \ argument
20314 #define HWIO_REO_R0_REO2SW4_RING_ID_INM(x, m) \ argument
20318 #define HWIO_REO_R0_REO2SW4_RING_ID_OUTM(x,m,v) \ argument
20334 #define HWIO_REO_R0_REO2SW4_RING_STATUS_INM(x, m) \ argument
20350 #define HWIO_REO_R0_REO2SW4_RING_MISC_INM(x, m) \ argument
20354 #define HWIO_REO_R0_REO2SW4_RING_MISC_OUTM(x,m,v) \ argument
20392 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_LSB_INM(x, m) \ argument
20396 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
20410 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_MSB_INM(x, m) \ argument
20414 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
20428 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
20432 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
20450 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
20468 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
20472 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
20486 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
20490 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
20504 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
20508 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
20524 #define HWIO_REO_R0_REO2SW4_RING_MSI1_DATA_INM(x, m) \ argument
20528 #define HWIO_REO_R0_REO2SW4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
20542 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
20546 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
20566 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_LSB_INM(x, m) \ argument
20570 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
20584 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_MSB_INM(x, m) \ argument
20588 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
20604 #define HWIO_REO_R0_REO2SW4_RING_MSI2_DATA_INM(x, m) \ argument
20608 #define HWIO_REO_R0_REO2SW4_RING_MSI2_DATA_OUTM(x,m,v) \ argument
20622 #define HWIO_REO_R0_REO2SW4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
20626 #define HWIO_REO_R0_REO2SW4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
20640 #define HWIO_REO_R0_REO2SW4_RING_MISC_1_INM(x, m) \ argument
20644 #define HWIO_REO_R0_REO2SW4_RING_MISC_1_OUTM(x,m,v) \ argument
20660 #define HWIO_REO_R0_REO2SW5_RING_BASE_LSB_INM(x, m) \ argument
20664 #define HWIO_REO_R0_REO2SW5_RING_BASE_LSB_OUTM(x,m,v) \ argument
20678 #define HWIO_REO_R0_REO2SW5_RING_BASE_MSB_INM(x, m) \ argument
20682 #define HWIO_REO_R0_REO2SW5_RING_BASE_MSB_OUTM(x,m,v) \ argument
20698 #define HWIO_REO_R0_REO2SW5_RING_ID_INM(x, m) \ argument
20702 #define HWIO_REO_R0_REO2SW5_RING_ID_OUTM(x,m,v) \ argument
20718 #define HWIO_REO_R0_REO2SW5_RING_STATUS_INM(x, m) \ argument
20734 #define HWIO_REO_R0_REO2SW5_RING_MISC_INM(x, m) \ argument
20738 #define HWIO_REO_R0_REO2SW5_RING_MISC_OUTM(x,m,v) \ argument
20776 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_LSB_INM(x, m) \ argument
20780 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
20794 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_MSB_INM(x, m) \ argument
20798 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
20812 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
20816 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
20834 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
20852 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
20856 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
20870 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_LSB_INM(x, m) \ argument
20874 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
20888 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_MSB_INM(x, m) \ argument
20892 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
20908 #define HWIO_REO_R0_REO2SW5_RING_MSI1_DATA_INM(x, m) \ argument
20912 #define HWIO_REO_R0_REO2SW5_RING_MSI1_DATA_OUTM(x,m,v) \ argument
20926 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
20930 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
20950 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_LSB_INM(x, m) \ argument
20954 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
20968 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_MSB_INM(x, m) \ argument
20972 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
20988 #define HWIO_REO_R0_REO2SW5_RING_MSI2_DATA_INM(x, m) \ argument
20992 #define HWIO_REO_R0_REO2SW5_RING_MSI2_DATA_OUTM(x,m,v) \ argument
21006 #define HWIO_REO_R0_REO2SW5_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
21010 #define HWIO_REO_R0_REO2SW5_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
21024 #define HWIO_REO_R0_REO2SW5_RING_MISC_1_INM(x, m) \ argument
21028 #define HWIO_REO_R0_REO2SW5_RING_MISC_1_OUTM(x,m,v) \ argument
21044 #define HWIO_REO_R0_REO2SW6_RING_BASE_LSB_INM(x, m) \ argument
21048 #define HWIO_REO_R0_REO2SW6_RING_BASE_LSB_OUTM(x,m,v) \ argument
21062 #define HWIO_REO_R0_REO2SW6_RING_BASE_MSB_INM(x, m) \ argument
21066 #define HWIO_REO_R0_REO2SW6_RING_BASE_MSB_OUTM(x,m,v) \ argument
21082 #define HWIO_REO_R0_REO2SW6_RING_ID_INM(x, m) \ argument
21086 #define HWIO_REO_R0_REO2SW6_RING_ID_OUTM(x,m,v) \ argument
21102 #define HWIO_REO_R0_REO2SW6_RING_STATUS_INM(x, m) \ argument
21118 #define HWIO_REO_R0_REO2SW6_RING_MISC_INM(x, m) \ argument
21122 #define HWIO_REO_R0_REO2SW6_RING_MISC_OUTM(x,m,v) \ argument
21160 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_LSB_INM(x, m) \ argument
21164 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
21178 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_MSB_INM(x, m) \ argument
21182 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
21196 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
21200 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
21218 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
21236 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
21240 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
21254 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_LSB_INM(x, m) \ argument
21258 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
21272 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_MSB_INM(x, m) \ argument
21276 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
21292 #define HWIO_REO_R0_REO2SW6_RING_MSI1_DATA_INM(x, m) \ argument
21296 #define HWIO_REO_R0_REO2SW6_RING_MSI1_DATA_OUTM(x,m,v) \ argument
21310 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
21314 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
21334 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_LSB_INM(x, m) \ argument
21338 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
21352 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_MSB_INM(x, m) \ argument
21356 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
21372 #define HWIO_REO_R0_REO2SW6_RING_MSI2_DATA_INM(x, m) \ argument
21376 #define HWIO_REO_R0_REO2SW6_RING_MSI2_DATA_OUTM(x,m,v) \ argument
21390 #define HWIO_REO_R0_REO2SW6_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
21394 #define HWIO_REO_R0_REO2SW6_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
21408 #define HWIO_REO_R0_REO2SW6_RING_MISC_1_INM(x, m) \ argument
21412 #define HWIO_REO_R0_REO2SW6_RING_MISC_1_OUTM(x,m,v) \ argument
21428 #define HWIO_REO_R0_REO2SW0_RING_BASE_LSB_INM(x, m) \ argument
21432 #define HWIO_REO_R0_REO2SW0_RING_BASE_LSB_OUTM(x,m,v) \ argument
21446 #define HWIO_REO_R0_REO2SW0_RING_BASE_MSB_INM(x, m) \ argument
21450 #define HWIO_REO_R0_REO2SW0_RING_BASE_MSB_OUTM(x,m,v) \ argument
21466 #define HWIO_REO_R0_REO2SW0_RING_ID_INM(x, m) \ argument
21470 #define HWIO_REO_R0_REO2SW0_RING_ID_OUTM(x,m,v) \ argument
21486 #define HWIO_REO_R0_REO2SW0_RING_STATUS_INM(x, m) \ argument
21502 #define HWIO_REO_R0_REO2SW0_RING_MISC_INM(x, m) \ argument
21506 #define HWIO_REO_R0_REO2SW0_RING_MISC_OUTM(x,m,v) \ argument
21544 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_LSB_INM(x, m) \ argument
21548 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
21562 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_MSB_INM(x, m) \ argument
21566 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
21580 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
21584 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
21602 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
21620 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
21624 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
21638 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_LSB_INM(x, m) \ argument
21642 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
21656 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_MSB_INM(x, m) \ argument
21660 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
21676 #define HWIO_REO_R0_REO2SW0_RING_MSI1_DATA_INM(x, m) \ argument
21680 #define HWIO_REO_R0_REO2SW0_RING_MSI1_DATA_OUTM(x,m,v) \ argument
21694 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
21698 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
21718 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_LSB_INM(x, m) \ argument
21722 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
21736 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_MSB_INM(x, m) \ argument
21740 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
21756 #define HWIO_REO_R0_REO2SW0_RING_MSI2_DATA_INM(x, m) \ argument
21760 #define HWIO_REO_R0_REO2SW0_RING_MSI2_DATA_OUTM(x,m,v) \ argument
21774 #define HWIO_REO_R0_REO2SW0_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
21778 #define HWIO_REO_R0_REO2SW0_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
21792 #define HWIO_REO_R0_REO2SW0_RING_MISC_1_INM(x, m) \ argument
21796 #define HWIO_REO_R0_REO2SW0_RING_MISC_1_OUTM(x,m,v) \ argument
21812 #define HWIO_REO_R0_REO2FW_RING_BASE_LSB_INM(x, m) \ argument
21816 #define HWIO_REO_R0_REO2FW_RING_BASE_LSB_OUTM(x,m,v) \ argument
21830 #define HWIO_REO_R0_REO2FW_RING_BASE_MSB_INM(x, m) \ argument
21834 #define HWIO_REO_R0_REO2FW_RING_BASE_MSB_OUTM(x,m,v) \ argument
21850 #define HWIO_REO_R0_REO2FW_RING_ID_INM(x, m) \ argument
21854 #define HWIO_REO_R0_REO2FW_RING_ID_OUTM(x,m,v) \ argument
21870 #define HWIO_REO_R0_REO2FW_RING_STATUS_INM(x, m) \ argument
21886 #define HWIO_REO_R0_REO2FW_RING_MISC_INM(x, m) \ argument
21890 #define HWIO_REO_R0_REO2FW_RING_MISC_OUTM(x,m,v) \ argument
21928 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_LSB_INM(x, m) \ argument
21932 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
21946 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_MSB_INM(x, m) \ argument
21950 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
21964 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
21968 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
21986 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
22004 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
22008 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
22022 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_LSB_INM(x, m) \ argument
22026 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
22040 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_MSB_INM(x, m) \ argument
22044 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
22060 #define HWIO_REO_R0_REO2FW_RING_MSI1_DATA_INM(x, m) \ argument
22064 #define HWIO_REO_R0_REO2FW_RING_MSI1_DATA_OUTM(x,m,v) \ argument
22078 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
22082 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
22102 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_LSB_INM(x, m) \ argument
22106 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
22120 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_MSB_INM(x, m) \ argument
22124 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
22140 #define HWIO_REO_R0_REO2FW_RING_MSI2_DATA_INM(x, m) \ argument
22144 #define HWIO_REO_R0_REO2FW_RING_MSI2_DATA_OUTM(x,m,v) \ argument
22158 #define HWIO_REO_R0_REO2FW_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
22162 #define HWIO_REO_R0_REO2FW_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
22176 #define HWIO_REO_R0_REO2FW_RING_MISC_1_INM(x, m) \ argument
22180 #define HWIO_REO_R0_REO2FW_RING_MISC_1_OUTM(x,m,v) \ argument
22196 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
22200 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
22214 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
22218 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
22234 #define HWIO_REO_R0_REO_RELEASE_RING_ID_INM(x, m) \ argument
22238 #define HWIO_REO_R0_REO_RELEASE_RING_ID_OUTM(x,m,v) \ argument
22254 #define HWIO_REO_R0_REO_RELEASE_RING_STATUS_INM(x, m) \ argument
22270 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_INM(x, m) \ argument
22274 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
22312 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
22316 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
22330 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
22334 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
22348 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
22352 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
22370 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
22388 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
22392 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
22406 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
22410 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
22430 #define HWIO_REO_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
22434 #define HWIO_REO_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
22448 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_1_INM(x, m) \ argument
22452 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
22468 #define HWIO_REO_R0_REO_STATUS_RING_BASE_LSB_INM(x, m) \ argument
22472 #define HWIO_REO_R0_REO_STATUS_RING_BASE_LSB_OUTM(x,m,v) \ argument
22486 #define HWIO_REO_R0_REO_STATUS_RING_BASE_MSB_INM(x, m) \ argument
22490 #define HWIO_REO_R0_REO_STATUS_RING_BASE_MSB_OUTM(x,m,v) \ argument
22506 #define HWIO_REO_R0_REO_STATUS_RING_ID_INM(x, m) \ argument
22510 #define HWIO_REO_R0_REO_STATUS_RING_ID_OUTM(x,m,v) \ argument
22526 #define HWIO_REO_R0_REO_STATUS_RING_STATUS_INM(x, m) \ argument
22542 #define HWIO_REO_R0_REO_STATUS_RING_MISC_INM(x, m) \ argument
22546 #define HWIO_REO_R0_REO_STATUS_RING_MISC_OUTM(x,m,v) \ argument
22584 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_LSB_INM(x, m) \ argument
22588 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
22602 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_MSB_INM(x, m) \ argument
22606 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
22620 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
22624 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
22642 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
22660 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
22664 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
22678 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_LSB_INM(x, m) \ argument
22682 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
22696 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_MSB_INM(x, m) \ argument
22700 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
22716 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_DATA_INM(x, m) \ argument
22720 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_DATA_OUTM(x,m,v) \ argument
22734 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
22738 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
22758 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_LSB_INM(x, m) \ argument
22762 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
22776 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_MSB_INM(x, m) \ argument
22780 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
22796 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_DATA_INM(x, m) \ argument
22800 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_DATA_OUTM(x,m,v) \ argument
22814 #define HWIO_REO_R0_REO_STATUS_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
22818 #define HWIO_REO_R0_REO_STATUS_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
22832 #define HWIO_REO_R0_REO_STATUS_RING_MISC_1_INM(x, m) \ argument
22836 #define HWIO_REO_R0_REO_STATUS_RING_MISC_1_OUTM(x,m,v) \ argument
22852 #define HWIO_REO_R0_WATCHDOG_TIMEOUT_INM(x, m) \ argument
22856 #define HWIO_REO_R0_WATCHDOG_TIMEOUT_OUTM(x,m,v) \ argument
22874 #define HWIO_REO_R0_WATCHDOG_WARNING_STATUS_INM(x, m) \ argument
22906 #define HWIO_REO_R0_INTERRUPT_DATA_CAPTURE_IX_0_INM(x, m) \ argument
22920 #define HWIO_REO_R0_MSDU_BUF_COUNT_CFG_INM(x, m) \ argument
22924 #define HWIO_REO_R0_MSDU_BUF_COUNT_CFG_OUTM(x,m,v) \ argument
22940 #define HWIO_REO_R0_AGING_THRESHOLD_IX_0_INM(x, m) \ argument
22944 #define HWIO_REO_R0_AGING_THRESHOLD_IX_0_OUTM(x,m,v) \ argument
22958 #define HWIO_REO_R0_AGING_THRESHOLD_IX_1_INM(x, m) \ argument
22962 #define HWIO_REO_R0_AGING_THRESHOLD_IX_1_OUTM(x,m,v) \ argument
22976 #define HWIO_REO_R0_AGING_THRESHOLD_IX_2_INM(x, m) \ argument
22980 #define HWIO_REO_R0_AGING_THRESHOLD_IX_2_OUTM(x,m,v) \ argument
22994 #define HWIO_REO_R0_AGING_THRESHOLD_IX_3_INM(x, m) \ argument
22998 #define HWIO_REO_R0_AGING_THRESHOLD_IX_3_OUTM(x,m,v) \ argument
23012 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_0_INM(x, m) \ argument
23026 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_0_INM(x, m) \ argument
23040 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_0_INM(x, m) \ argument
23054 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_0_INM(x, m) \ argument
23068 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_1_INM(x, m) \ argument
23082 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_1_INM(x, m) \ argument
23096 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_1_INM(x, m) \ argument
23110 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_1_INM(x, m) \ argument
23124 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_2_INM(x, m) \ argument
23138 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_2_INM(x, m) \ argument
23152 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_2_INM(x, m) \ argument
23166 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_2_INM(x, m) \ argument
23180 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_3_INM(x, m) \ argument
23194 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_3_INM(x, m) \ argument
23208 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_3_INM(x, m) \ argument
23222 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_3_INM(x, m) \ argument
23236 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_0_INM(x, m) \ argument
23250 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_1_INM(x, m) \ argument
23264 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_2_INM(x, m) \ argument
23278 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_3_INM(x, m) \ argument
23292 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_0_INM(x, m) \ argument
23306 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_1_INM(x, m) \ argument
23320 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_2_INM(x, m) \ argument
23334 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_3_INM(x, m) \ argument
23348 #define HWIO_REO_R0_AGING_CONTROL_INM(x, m) \ argument
23352 #define HWIO_REO_R0_AGING_CONTROL_OUTM(x,m,v) \ argument
23366 #define HWIO_REO_R0_MISC_CTL_INM(x, m) \ argument
23370 #define HWIO_REO_R0_MISC_CTL_OUTM(x,m,v) \ argument
23394 #define HWIO_REO_R0_MISC_CTL_2_INM(x, m) \ argument
23398 #define HWIO_REO_R0_MISC_CTL_2_OUTM(x,m,v) \ argument
23436 #define HWIO_REO_R0_MISC_CTL_3_INM(x, m) \ argument
23440 #define HWIO_REO_R0_MISC_CTL_3_OUTM(x,m,v) \ argument
23476 #define HWIO_REO_R0_MISC_CTL_4_INM(x, m) \ argument
23480 #define HWIO_REO_R0_MISC_CTL_4_OUTM(x,m,v) \ argument
23496 #define HWIO_REO_R0_HIGH_MEMORY_THRESHOLD_INM(x, m) \ argument
23500 #define HWIO_REO_R0_HIGH_MEMORY_THRESHOLD_OUTM(x,m,v) \ argument
23514 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_0_INM(x, m) \ argument
23528 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_1_INM(x, m) \ argument
23542 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_2_INM(x, m) \ argument
23556 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_3_INM(x, m) \ argument
23570 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_0_INM(x, m) \ argument
23574 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_0_OUTM(x,m,v) \ argument
23588 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_1_INM(x, m) \ argument
23592 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_1_OUTM(x,m,v) \ argument
23606 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_2_INM(x, m) \ argument
23610 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_2_OUTM(x,m,v) \ argument
23624 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_TOTAL_INM(x, m) \ argument
23628 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_TOTAL_OUTM(x,m,v) \ argument
23642 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_0_INM(x, m) \ argument
23646 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_0_OUTM(x,m,v) \ argument
23660 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_1_INM(x, m) \ argument
23664 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_1_OUTM(x,m,v) \ argument
23678 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_2_INM(x, m) \ argument
23682 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_2_OUTM(x,m,v) \ argument
23696 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_CTRL_INM(x, m) \ argument
23700 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_CTRL_OUTM(x,m,v) \ argument
23714 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_0_INM(x, m) \ argument
23728 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_0_INM(x, m) \ argument
23742 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_1_INM(x, m) \ argument
23756 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_1_INM(x, m) \ argument
23770 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_2_INM(x, m) \ argument
23784 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_2_INM(x, m) \ argument
23798 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_3_INM(x, m) \ argument
23812 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_3_INM(x, m) \ argument
23826 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_INFO_INM(x, m) \ argument
23842 #define HWIO_REO_R0_CACHE_CTL_CONFIG_INM(x, m) \ argument
23846 #define HWIO_REO_R0_CACHE_CTL_CONFIG_OUTM(x,m,v) \ argument
23878 #define HWIO_REO_R0_CACHE_CTL_CONTROL_INM(x, m) \ argument
23882 #define HWIO_REO_R0_CACHE_CTL_CONTROL_OUTM(x,m,v) \ argument
23898 #define HWIO_REO_R0_CACHE_CTL_CONFIG_SET_INM(x, m) \ argument
23902 #define HWIO_REO_R0_CACHE_CTL_CONFIG_SET_OUTM(x,m,v) \ argument
23916 #define HWIO_REO_R0_CACHE_CTL_SET_SIZE_INM(x, m) \ argument
23920 #define HWIO_REO_R0_CACHE_CTL_SET_SIZE_OUTM(x,m,v) \ argument
23934 #define HWIO_REO_R0_CACHE_CTL_GXI_PRIORITY_INM(x, m) \ argument
23938 #define HWIO_REO_R0_CACHE_CTL_GXI_PRIORITY_OUTM(x,m,v) \ argument
23954 #define HWIO_REO_R0_CLK_GATE_CTRL_INM(x, m) \ argument
23958 #define HWIO_REO_R0_CLK_GATE_CTRL_OUTM(x,m,v) \ argument
23990 #define HWIO_REO_R0_EVENTMASK_IX_0_INM(x, m) \ argument
23994 #define HWIO_REO_R0_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
24008 #define HWIO_REO_R0_EVENTMASK_IX_1_INM(x, m) \ argument
24012 #define HWIO_REO_R0_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
24026 #define HWIO_REO_R0_EVENTMASK_IX_2_INM(x, m) \ argument
24030 #define HWIO_REO_R0_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
24044 #define HWIO_REO_R0_EVENTMASK_IX_3_INM(x, m) \ argument
24048 #define HWIO_REO_R0_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
24062 #define HWIO_REO_R1_MISC_DEBUG_CTRL_INM(x, m) \ argument
24066 #define HWIO_REO_R1_MISC_DEBUG_CTRL_OUTM(x,m,v) \ argument
24088 #define HWIO_REO_R1_MISC_PERF_DEBUG_CTRL_INM(x, m) \ argument
24092 #define HWIO_REO_R1_MISC_PERF_DEBUG_CTRL_OUTM(x,m,v) \ argument
24108 #define HWIO_REO_R1_CACHE_CTL_DEBUG_CONTROL_INM(x, m) \ argument
24112 #define HWIO_REO_R1_CACHE_CTL_DEBUG_CONTROL_OUTM(x,m,v) \ argument
24132 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HIT_COUNT_INM(x, m) \ argument
24136 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HIT_COUNT_OUTM(x,m,v) \ argument
24150 #define HWIO_REO_R1_CACHE_CTL_DEBUG_MISS_COUNT_INM(x, m) \ argument
24154 #define HWIO_REO_R1_CACHE_CTL_DEBUG_MISS_COUNT_OUTM(x,m,v) \ argument
24168 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_INM(x, m) \ argument
24172 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_OUTM(x,m,v) \ argument
24186 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_INM(x, m) \ argument
24190 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_OUTM(x,m,v) \ argument
24204 #define HWIO_REO_R1_CACHE_CTL_DEBUG_STM_INM(x, m) \ argument
24218 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST_INM(x, m) \ argument
24234 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST1_INM(x, m) \ argument
24250 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST2_INM(x, m) \ argument
24266 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST3_INM(x, m) \ argument
24282 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_LOW_INM(x, m) \ argument
24296 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_HIGH_INM(x, m) \ argument
24310 #define HWIO_REO_R1_CACHE_CTL_DEBUG_EMPTY_LINE_COUNTER_INM(x, m) \ argument
24326 #define HWIO_REO_R1_CACHE_CTL_END_OF_TEST_CHECK_INM(x, m) \ argument
24330 #define HWIO_REO_R1_CACHE_CTL_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
24344 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_INM(x, m) \ argument
24348 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_OUTM(x,m,v) \ argument
24368 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_INM(x, m) \ argument
24372 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_OUTM(x,m,v) \ argument
24386 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_INM(x, m) \ argument
24390 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_OUTM(x,m,v) \ argument
24404 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_STATUS_INM(x, m) \ argument
24432 #define HWIO_REO_R1_CACHE_CTL_DEBUG_OWNER_CHECK_INM(x, m) \ argument
24448 #define HWIO_REO_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
24452 #define HWIO_REO_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
24466 #define HWIO_REO_R1_SM_ALL_IDLE_INM(x, m) \ argument
24484 #define HWIO_REO_R1_TESTBUS_CTRL_INM(x, m) \ argument
24488 #define HWIO_REO_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
24502 #define HWIO_REO_R1_TESTBUS_LOWER_INM(x, m) \ argument
24516 #define HWIO_REO_R1_TESTBUS_HIGHER_INM(x, m) \ argument
24530 #define HWIO_REO_R1_SM_STATES_IX_0_INM(x, m) \ argument
24544 #define HWIO_REO_R1_SM_STATES_IX_1_INM(x, m) \ argument
24558 #define HWIO_REO_R1_SM_STATES_IX_2_INM(x, m) \ argument
24572 #define HWIO_REO_R1_SM_STATES_IX_3_INM(x, m) \ argument
24586 #define HWIO_REO_R1_SM_STATES_IX_4_INM(x, m) \ argument
24600 #define HWIO_REO_R1_SM_STATES_IX_5_INM(x, m) \ argument
24614 #define HWIO_REO_R1_SM_STATES_IX_6_INM(x, m) \ argument
24628 #define HWIO_REO_R1_SM_STATES_IX_7_INM(x, m) \ argument
24642 #define HWIO_REO_R1_SM_STATES_IX_8_INM(x, m) \ argument
24656 #define HWIO_REO_R1_SM_STATES_IX_9_INM(x, m) \ argument
24670 #define HWIO_REO_R1_SM_STATES_IX_10_INM(x, m) \ argument
24684 #define HWIO_REO_R1_SM_STATES_IX_11_INM(x, m) \ argument
24698 #define HWIO_REO_R1_SM_STATES_IX_12_INM(x, m) \ argument
24712 #define HWIO_REO_R1_SM_STATES_IX_13_INM(x, m) \ argument
24726 #define HWIO_REO_R1_IDLE_STATES_IX_0_INM(x, m) \ argument
24740 #define HWIO_REO_R1_IDLE_STATES_IX_1_INM(x, m) \ argument
24754 #define HWIO_REO_R1_MISC_DEBUG_STATUS_INM(x, m) \ argument
24778 #define HWIO_REO_R1_DEBUG_COUNTER_MSDU_BUF_COUNT_EXCEEDED_INM(x, m) \ argument
24782 #define HWIO_REO_R1_DEBUG_COUNTER_MSDU_BUF_COUNT_EXCEEDED_OUTM(x,m,v) \ argument
24796 #define HWIO_REO_R1_INVALID_APB_ACCESS_INM(x, m) \ argument
24800 #define HWIO_REO_R1_INVALID_APB_ACCESS_OUTM(x,m,v) \ argument
24816 #define HWIO_REO_R2_RXDMA2REO0_RING_HP_INM(x, m) \ argument
24820 #define HWIO_REO_R2_RXDMA2REO0_RING_HP_OUTM(x,m,v) \ argument
24834 #define HWIO_REO_R2_RXDMA2REO0_RING_TP_INM(x, m) \ argument
24838 #define HWIO_REO_R2_RXDMA2REO0_RING_TP_OUTM(x,m,v) \ argument
24852 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_HP_INM(x, m) \ argument
24856 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_HP_OUTM(x,m,v) \ argument
24870 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_TP_INM(x, m) \ argument
24874 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_TP_OUTM(x,m,v) \ argument
24888 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_HP_INM(x, m) \ argument
24892 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_HP_OUTM(x,m,v) \ argument
24906 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_TP_INM(x, m) \ argument
24910 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_TP_OUTM(x,m,v) \ argument
24924 #define HWIO_REO_R2_WBM2REO_LINK_RING_HP_INM(x, m) \ argument
24928 #define HWIO_REO_R2_WBM2REO_LINK_RING_HP_OUTM(x,m,v) \ argument
24942 #define HWIO_REO_R2_WBM2REO_LINK_RING_TP_INM(x, m) \ argument
24946 #define HWIO_REO_R2_WBM2REO_LINK_RING_TP_OUTM(x,m,v) \ argument
24960 #define HWIO_REO_R2_REO_CMD_RING_HP_INM(x, m) \ argument
24964 #define HWIO_REO_R2_REO_CMD_RING_HP_OUTM(x,m,v) \ argument
24978 #define HWIO_REO_R2_REO_CMD_RING_TP_INM(x, m) \ argument
24982 #define HWIO_REO_R2_REO_CMD_RING_TP_OUTM(x,m,v) \ argument
24996 #define HWIO_REO_R2_SW2REO_RING_HP_INM(x, m) \ argument
25000 #define HWIO_REO_R2_SW2REO_RING_HP_OUTM(x,m,v) \ argument
25014 #define HWIO_REO_R2_SW2REO_RING_TP_INM(x, m) \ argument
25018 #define HWIO_REO_R2_SW2REO_RING_TP_OUTM(x,m,v) \ argument
25032 #define HWIO_REO_R2_SW2REO1_RING_HP_INM(x, m) \ argument
25036 #define HWIO_REO_R2_SW2REO1_RING_HP_OUTM(x,m,v) \ argument
25050 #define HWIO_REO_R2_SW2REO1_RING_TP_INM(x, m) \ argument
25054 #define HWIO_REO_R2_SW2REO1_RING_TP_OUTM(x,m,v) \ argument
25068 #define HWIO_REO_R2_REO2SW1_RING_HP_INM(x, m) \ argument
25072 #define HWIO_REO_R2_REO2SW1_RING_HP_OUTM(x,m,v) \ argument
25086 #define HWIO_REO_R2_REO2SW1_RING_TP_INM(x, m) \ argument
25090 #define HWIO_REO_R2_REO2SW1_RING_TP_OUTM(x,m,v) \ argument
25104 #define HWIO_REO_R2_REO2SW2_RING_HP_INM(x, m) \ argument
25108 #define HWIO_REO_R2_REO2SW2_RING_HP_OUTM(x,m,v) \ argument
25122 #define HWIO_REO_R2_REO2SW2_RING_TP_INM(x, m) \ argument
25126 #define HWIO_REO_R2_REO2SW2_RING_TP_OUTM(x,m,v) \ argument
25140 #define HWIO_REO_R2_REO2SW3_RING_HP_INM(x, m) \ argument
25144 #define HWIO_REO_R2_REO2SW3_RING_HP_OUTM(x,m,v) \ argument
25158 #define HWIO_REO_R2_REO2SW3_RING_TP_INM(x, m) \ argument
25162 #define HWIO_REO_R2_REO2SW3_RING_TP_OUTM(x,m,v) \ argument
25176 #define HWIO_REO_R2_REO2SW4_RING_HP_INM(x, m) \ argument
25180 #define HWIO_REO_R2_REO2SW4_RING_HP_OUTM(x,m,v) \ argument
25194 #define HWIO_REO_R2_REO2SW4_RING_TP_INM(x, m) \ argument
25198 #define HWIO_REO_R2_REO2SW4_RING_TP_OUTM(x,m,v) \ argument
25212 #define HWIO_REO_R2_REO2SW5_RING_HP_INM(x, m) \ argument
25216 #define HWIO_REO_R2_REO2SW5_RING_HP_OUTM(x,m,v) \ argument
25230 #define HWIO_REO_R2_REO2SW5_RING_TP_INM(x, m) \ argument
25234 #define HWIO_REO_R2_REO2SW5_RING_TP_OUTM(x,m,v) \ argument
25248 #define HWIO_REO_R2_REO2SW6_RING_HP_INM(x, m) \ argument
25252 #define HWIO_REO_R2_REO2SW6_RING_HP_OUTM(x,m,v) \ argument
25266 #define HWIO_REO_R2_REO2SW6_RING_TP_INM(x, m) \ argument
25270 #define HWIO_REO_R2_REO2SW6_RING_TP_OUTM(x,m,v) \ argument
25284 #define HWIO_REO_R2_REO2SW0_RING_HP_INM(x, m) \ argument
25288 #define HWIO_REO_R2_REO2SW0_RING_HP_OUTM(x,m,v) \ argument
25302 #define HWIO_REO_R2_REO2SW0_RING_TP_INM(x, m) \ argument
25306 #define HWIO_REO_R2_REO2SW0_RING_TP_OUTM(x,m,v) \ argument
25320 #define HWIO_REO_R2_REO2FW_RING_HP_INM(x, m) \ argument
25324 #define HWIO_REO_R2_REO2FW_RING_HP_OUTM(x,m,v) \ argument
25338 #define HWIO_REO_R2_REO2FW_RING_TP_INM(x, m) \ argument
25342 #define HWIO_REO_R2_REO2FW_RING_TP_OUTM(x,m,v) \ argument
25356 #define HWIO_REO_R2_REO_RELEASE_RING_HP_INM(x, m) \ argument
25360 #define HWIO_REO_R2_REO_RELEASE_RING_HP_OUTM(x,m,v) \ argument
25374 #define HWIO_REO_R2_REO_RELEASE_RING_TP_INM(x, m) \ argument
25378 #define HWIO_REO_R2_REO_RELEASE_RING_TP_OUTM(x,m,v) \ argument
25392 #define HWIO_REO_R2_REO_STATUS_RING_HP_INM(x, m) \ argument
25396 #define HWIO_REO_R2_REO_STATUS_RING_HP_OUTM(x,m,v) \ argument
25410 #define HWIO_REO_R2_REO_STATUS_RING_TP_INM(x, m) \ argument
25414 #define HWIO_REO_R2_REO_STATUS_RING_TP_OUTM(x,m,v) \ argument
25438 #define HWIO_TQM_R0_CONTROL_INM(x, m) \ argument
25442 #define HWIO_TQM_R0_CONTROL_OUTM(x,m,v) \ argument
25462 #define HWIO_TQM_R0_PAUSE_CONTROL_INM(x, m) \ argument
25466 #define HWIO_TQM_R0_PAUSE_CONTROL_OUTM(x,m,v) \ argument
25484 #define HWIO_TQM_R0_MISC_CONTROL_INM(x, m) \ argument
25488 #define HWIO_TQM_R0_MISC_CONTROL_OUTM(x,m,v) \ argument
25506 #define HWIO_TQM_R0_LINK_0_INM(x, m) \ argument
25510 #define HWIO_TQM_R0_LINK_0_OUTM(x,m,v) \ argument
25524 #define HWIO_TQM_R0_LINK_1_INM(x, m) \ argument
25528 #define HWIO_TQM_R0_LINK_1_OUTM(x,m,v) \ argument
25542 #define HWIO_TQM_R0_LINK_A_INM(x, m) \ argument
25546 #define HWIO_TQM_R0_LINK_A_OUTM(x,m,v) \ argument
25560 #define HWIO_TQM_R0_LINK_B_INM(x, m) \ argument
25564 #define HWIO_TQM_R0_LINK_B_OUTM(x,m,v) \ argument
25578 #define HWIO_TQM_R0_LINK_C_INM(x, m) \ argument
25582 #define HWIO_TQM_R0_LINK_C_OUTM(x,m,v) \ argument
25596 #define HWIO_TQM_R0_LINK_D_INM(x, m) \ argument
25600 #define HWIO_TQM_R0_LINK_D_OUTM(x,m,v) \ argument
25614 #define HWIO_TQM_R0_LINK_E_INM(x, m) \ argument
25618 #define HWIO_TQM_R0_LINK_E_OUTM(x,m,v) \ argument
25632 #define HWIO_TQM_R0_LINK_F_INM(x, m) \ argument
25636 #define HWIO_TQM_R0_LINK_F_OUTM(x,m,v) \ argument
25650 #define HWIO_TQM_R0_LINK_G_INM(x, m) \ argument
25654 #define HWIO_TQM_R0_LINK_G_OUTM(x,m,v) \ argument
25668 #define HWIO_TQM_R0_UPDATE_TX_MPDU_COUNT_SM_CONTROL_INM(x, m) \ argument
25672 #define HWIO_TQM_R0_UPDATE_TX_MPDU_COUNT_SM_CONTROL_OUTM(x,m,v) \ argument
25690 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_LSB_INM(x, m) \ argument
25694 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_LSB_OUTM(x,m,v) \ argument
25708 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_MSB_INM(x, m) \ argument
25712 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_MSB_OUTM(x,m,v) \ argument
25728 #define HWIO_TQM_R0_TCL2TQM_RING_ID_INM(x, m) \ argument
25732 #define HWIO_TQM_R0_TCL2TQM_RING_ID_OUTM(x,m,v) \ argument
25746 #define HWIO_TQM_R0_TCL2TQM_RING_STATUS_INM(x, m) \ argument
25762 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_INM(x, m) \ argument
25766 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_OUTM(x,m,v) \ argument
25800 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_LSB_INM(x, m) \ argument
25804 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
25818 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_MSB_INM(x, m) \ argument
25822 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
25836 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
25840 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
25858 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
25862 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
25876 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
25894 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
25898 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
25912 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
25916 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
25930 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
25946 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_LSB_INM(x, m) \ argument
25950 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
25964 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_MSB_INM(x, m) \ argument
25968 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
25984 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_DATA_INM(x, m) \ argument
25988 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_DATA_OUTM(x,m,v) \ argument
26002 #define HWIO_TQM_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
26006 #define HWIO_TQM_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
26020 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_1_INM(x, m) \ argument
26024 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_1_OUTM(x,m,v) \ argument
26040 #define HWIO_TQM_R0_FW2TQM_RING_BASE_LSB_INM(x, m) \ argument
26044 #define HWIO_TQM_R0_FW2TQM_RING_BASE_LSB_OUTM(x,m,v) \ argument
26058 #define HWIO_TQM_R0_FW2TQM_RING_BASE_MSB_INM(x, m) \ argument
26062 #define HWIO_TQM_R0_FW2TQM_RING_BASE_MSB_OUTM(x,m,v) \ argument
26078 #define HWIO_TQM_R0_FW2TQM_RING_ID_INM(x, m) \ argument
26082 #define HWIO_TQM_R0_FW2TQM_RING_ID_OUTM(x,m,v) \ argument
26096 #define HWIO_TQM_R0_FW2TQM_RING_STATUS_INM(x, m) \ argument
26112 #define HWIO_TQM_R0_FW2TQM_RING_MISC_INM(x, m) \ argument
26116 #define HWIO_TQM_R0_FW2TQM_RING_MISC_OUTM(x,m,v) \ argument
26150 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_LSB_INM(x, m) \ argument
26154 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
26168 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_MSB_INM(x, m) \ argument
26172 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
26186 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
26190 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
26208 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
26212 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
26226 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
26244 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
26248 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
26262 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
26266 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
26280 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
26296 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_LSB_INM(x, m) \ argument
26300 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
26314 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_MSB_INM(x, m) \ argument
26318 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
26334 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_DATA_INM(x, m) \ argument
26338 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_DATA_OUTM(x,m,v) \ argument
26352 #define HWIO_TQM_R0_FW2TQM_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
26356 #define HWIO_TQM_R0_FW2TQM_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
26370 #define HWIO_TQM_R0_FW2TQM_RING_MISC_1_INM(x, m) \ argument
26374 #define HWIO_TQM_R0_FW2TQM_RING_MISC_1_OUTM(x,m,v) \ argument
26390 #define HWIO_TQM_R0_SW_CMD_RING_BASE_LSB_INM(x, m) \ argument
26394 #define HWIO_TQM_R0_SW_CMD_RING_BASE_LSB_OUTM(x,m,v) \ argument
26408 #define HWIO_TQM_R0_SW_CMD_RING_BASE_MSB_INM(x, m) \ argument
26412 #define HWIO_TQM_R0_SW_CMD_RING_BASE_MSB_OUTM(x,m,v) \ argument
26428 #define HWIO_TQM_R0_SW_CMD_RING_ID_INM(x, m) \ argument
26432 #define HWIO_TQM_R0_SW_CMD_RING_ID_OUTM(x,m,v) \ argument
26446 #define HWIO_TQM_R0_SW_CMD_RING_STATUS_INM(x, m) \ argument
26462 #define HWIO_TQM_R0_SW_CMD_RING_MISC_INM(x, m) \ argument
26466 #define HWIO_TQM_R0_SW_CMD_RING_MISC_OUTM(x,m,v) \ argument
26500 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_LSB_INM(x, m) \ argument
26504 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
26518 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_MSB_INM(x, m) \ argument
26522 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
26536 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
26540 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
26558 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
26562 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
26576 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
26594 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
26598 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
26612 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
26616 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
26630 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
26646 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_LSB_INM(x, m) \ argument
26650 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
26664 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_MSB_INM(x, m) \ argument
26668 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
26684 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_DATA_INM(x, m) \ argument
26688 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_DATA_OUTM(x,m,v) \ argument
26702 #define HWIO_TQM_R0_SW_CMD_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
26706 #define HWIO_TQM_R0_SW_CMD_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
26720 #define HWIO_TQM_R0_SW_CMD_RING_MISC_1_INM(x, m) \ argument
26724 #define HWIO_TQM_R0_SW_CMD_RING_MISC_1_OUTM(x,m,v) \ argument
26740 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_LSB_INM(x, m) \ argument
26744 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_LSB_OUTM(x,m,v) \ argument
26758 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_MSB_INM(x, m) \ argument
26762 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_MSB_OUTM(x,m,v) \ argument
26778 #define HWIO_TQM_R0_SW_CMD1_RING_ID_INM(x, m) \ argument
26782 #define HWIO_TQM_R0_SW_CMD1_RING_ID_OUTM(x,m,v) \ argument
26796 #define HWIO_TQM_R0_SW_CMD1_RING_STATUS_INM(x, m) \ argument
26812 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_INM(x, m) \ argument
26816 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_OUTM(x,m,v) \ argument
26850 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_LSB_INM(x, m) \ argument
26854 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
26868 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_MSB_INM(x, m) \ argument
26872 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
26886 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
26890 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
26908 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
26912 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
26926 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
26944 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
26948 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
26962 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
26966 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
26980 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
26996 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
27000 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
27014 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
27018 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
27034 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_DATA_INM(x, m) \ argument
27038 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
27052 #define HWIO_TQM_R0_SW_CMD1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
27056 #define HWIO_TQM_R0_SW_CMD1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
27070 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_1_INM(x, m) \ argument
27074 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_1_OUTM(x,m,v) \ argument
27090 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_LSB_INM(x, m) \ argument
27094 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
27108 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_MSB_INM(x, m) \ argument
27112 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
27128 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_ID_INM(x, m) \ argument
27132 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_ID_OUTM(x,m,v) \ argument
27146 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_STATUS_INM(x, m) \ argument
27162 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_INM(x, m) \ argument
27166 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_OUTM(x,m,v) \ argument
27200 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_LSB_INM(x, m) \ argument
27204 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
27218 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_MSB_INM(x, m) \ argument
27222 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
27236 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
27240 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
27258 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
27262 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
27276 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
27294 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
27298 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
27312 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
27316 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
27330 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
27346 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
27350 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
27364 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
27368 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
27384 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_DATA_INM(x, m) \ argument
27388 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
27402 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
27406 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
27420 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_1_INM(x, m) \ argument
27424 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
27440 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
27444 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
27458 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
27462 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
27478 #define HWIO_TQM_R0_TQM_RELEASE_RING_ID_INM(x, m) \ argument
27482 #define HWIO_TQM_R0_TQM_RELEASE_RING_ID_OUTM(x,m,v) \ argument
27498 #define HWIO_TQM_R0_TQM_RELEASE_RING_STATUS_INM(x, m) \ argument
27514 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_INM(x, m) \ argument
27518 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
27556 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
27560 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
27574 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
27578 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
27592 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
27596 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
27614 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
27632 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
27636 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
27650 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
27654 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
27668 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
27672 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
27688 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
27692 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
27706 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
27710 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
27730 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
27734 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
27748 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
27752 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
27768 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
27772 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
27786 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
27790 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
27804 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_1_INM(x, m) \ argument
27808 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
27824 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_LSB_INM(x, m) \ argument
27828 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_LSB_OUTM(x,m,v) \ argument
27842 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_MSB_INM(x, m) \ argument
27846 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_MSB_OUTM(x,m,v) \ argument
27862 #define HWIO_TQM_R0_TQM_STATUS_RING_ID_INM(x, m) \ argument
27866 #define HWIO_TQM_R0_TQM_STATUS_RING_ID_OUTM(x,m,v) \ argument
27882 #define HWIO_TQM_R0_TQM_STATUS_RING_STATUS_INM(x, m) \ argument
27898 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_INM(x, m) \ argument
27902 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_OUTM(x,m,v) \ argument
27940 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_LSB_INM(x, m) \ argument
27944 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
27958 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_MSB_INM(x, m) \ argument
27962 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
27976 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
27980 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
27998 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
28016 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
28020 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
28034 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_LSB_INM(x, m) \ argument
28038 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
28052 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_MSB_INM(x, m) \ argument
28056 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
28072 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_DATA_INM(x, m) \ argument
28076 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_DATA_OUTM(x,m,v) \ argument
28090 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
28094 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
28114 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_LSB_INM(x, m) \ argument
28118 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
28132 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_MSB_INM(x, m) \ argument
28136 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
28152 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_DATA_INM(x, m) \ argument
28156 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_DATA_OUTM(x,m,v) \ argument
28170 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
28174 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
28188 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_1_INM(x, m) \ argument
28192 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_1_OUTM(x,m,v) \ argument
28208 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_LSB_INM(x, m) \ argument
28212 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_LSB_OUTM(x,m,v) \ argument
28226 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_MSB_INM(x, m) \ argument
28230 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_MSB_OUTM(x,m,v) \ argument
28246 #define HWIO_TQM_R0_TQM_STATUS1_RING_ID_INM(x, m) \ argument
28250 #define HWIO_TQM_R0_TQM_STATUS1_RING_ID_OUTM(x,m,v) \ argument
28266 #define HWIO_TQM_R0_TQM_STATUS1_RING_STATUS_INM(x, m) \ argument
28282 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_INM(x, m) \ argument
28286 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_OUTM(x,m,v) \ argument
28324 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_LSB_INM(x, m) \ argument
28328 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
28342 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_MSB_INM(x, m) \ argument
28346 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
28360 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
28364 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
28382 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
28400 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
28404 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
28418 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
28422 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
28436 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
28440 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
28456 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_DATA_INM(x, m) \ argument
28460 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
28474 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
28478 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
28498 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
28502 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
28516 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
28520 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
28536 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_DATA_INM(x, m) \ argument
28540 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
28554 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
28558 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
28572 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_1_INM(x, m) \ argument
28576 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_1_OUTM(x,m,v) \ argument
28592 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_INM(x, m) \ argument
28596 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_OUTM(x,m,v) \ argument
28628 #define HWIO_TQM_R0_CACHE_CTL_CONTROL_INM(x, m) \ argument
28632 #define HWIO_TQM_R0_CACHE_CTL_CONTROL_OUTM(x,m,v) \ argument
28648 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_SET_INM(x, m) \ argument
28652 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_SET_OUTM(x,m,v) \ argument
28666 #define HWIO_TQM_R0_CACHE_CTL_SET_SIZE_INM(x, m) \ argument
28670 #define HWIO_TQM_R0_CACHE_CTL_SET_SIZE_OUTM(x,m,v) \ argument
28684 #define HWIO_TQM_R0_CACHE_CTL_GXI_PRIORITY_INM(x, m) \ argument
28688 #define HWIO_TQM_R0_CACHE_CTL_GXI_PRIORITY_OUTM(x,m,v) \ argument
28704 #define HWIO_TQM_R0_CMD_AND_PTR_PREFETCH_INM(x, m) \ argument
28708 #define HWIO_TQM_R0_CMD_AND_PTR_PREFETCH_OUTM(x,m,v) \ argument
28728 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_0_INM(x, m) \ argument
28732 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_0_OUTM(x,m,v) \ argument
28748 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_1_INM(x, m) \ argument
28752 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_1_OUTM(x,m,v) \ argument
28768 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_2_INM(x, m) \ argument
28772 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_2_OUTM(x,m,v) \ argument
28788 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_4_INM(x, m) \ argument
28792 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_4_OUTM(x,m,v) \ argument
28808 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_6_INM(x, m) \ argument
28812 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_6_OUTM(x,m,v) \ argument
28828 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_8_INM(x, m) \ argument
28832 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_8_OUTM(x,m,v) \ argument
28848 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_9_INM(x, m) \ argument
28852 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_9_OUTM(x,m,v) \ argument
28868 #define HWIO_TQM_R0_STATUS_BUFFER_PARTITION_INM(x, m) \ argument
28872 #define HWIO_TQM_R0_STATUS_BUFFER_PARTITION_OUTM(x,m,v) \ argument
28890 #define HWIO_TQM_R0_WATCHDOG_INM(x, m) \ argument
28894 #define HWIO_TQM_R0_WATCHDOG_OUTM(x,m,v) \ argument
28910 #define HWIO_TQM_R0_TESTBUS_CTRL_INM(x, m) \ argument
28914 #define HWIO_TQM_R0_TESTBUS_CTRL_OUTM(x,m,v) \ argument
28928 #define HWIO_TQM_R0_TESTBUS_LOWER_INM(x, m) \ argument
28942 #define HWIO_TQM_R0_TESTBUS_UPPER_INM(x, m) \ argument
28956 #define HWIO_TQM_R0_EVENTMASK_IX_0_INM(x, m) \ argument
28960 #define HWIO_TQM_R0_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
28974 #define HWIO_TQM_R0_EVENTMASK_IX_1_INM(x, m) \ argument
28978 #define HWIO_TQM_R0_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
28992 #define HWIO_TQM_R0_EVENTMASK_IX_2_INM(x, m) \ argument
28996 #define HWIO_TQM_R0_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
29010 #define HWIO_TQM_R0_EVENTMASK_IX_3_INM(x, m) \ argument
29014 #define HWIO_TQM_R0_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
29028 #define HWIO_TQM_R0_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
29032 #define HWIO_TQM_R0_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
29052 #define HWIO_TQM_R0_END_OF_TEST_CHECK_INM(x, m) \ argument
29056 #define HWIO_TQM_R0_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
29070 #define HWIO_TQM_R0_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
29084 #define HWIO_TQM_R0_SM_STATES_IX0_INM(x, m) \ argument
29110 #define HWIO_TQM_R0_SM_STATES_IX1_INM(x, m) \ argument
29138 #define HWIO_TQM_R0_SM_STATES_IX2_INM(x, m) \ argument
29162 #define HWIO_TQM_R0_SM_STATES_IX3_INM(x, m) \ argument
29188 #define HWIO_TQM_R0_MISC_CFG_INM(x, m) \ argument
29192 #define HWIO_TQM_R0_MISC_CFG_OUTM(x,m,v) \ argument
29264 #define HWIO_TQM_R0_MISC_CFG_1_INM(x, m) \ argument
29268 #define HWIO_TQM_R0_MISC_CFG_1_OUTM(x,m,v) \ argument
29302 #define HWIO_TQM_R0_CLKGATE_CTRL_INM(x, m) \ argument
29306 #define HWIO_TQM_R0_CLKGATE_CTRL_OUTM(x,m,v) \ argument
29380 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER0_INM(x, m) \ argument
29384 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER0_OUTM(x,m,v) \ argument
29398 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER1_INM(x, m) \ argument
29402 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER1_OUTM(x,m,v) \ argument
29416 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER2_INM(x, m) \ argument
29420 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER2_OUTM(x,m,v) \ argument
29434 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD0_INM(x, m) \ argument
29438 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD0_OUTM(x,m,v) \ argument
29460 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD1_INM(x, m) \ argument
29464 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD1_OUTM(x,m,v) \ argument
29486 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD2_INM(x, m) \ argument
29490 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD2_OUTM(x,m,v) \ argument
29512 #define HWIO_TQM_R0_AGGREGATE_LINK_DESCRIPTOR_THRESHOLD_INM(x, m) \ argument
29516 #define HWIO_TQM_R0_AGGREGATE_LINK_DESCRIPTOR_THRESHOLD_OUTM(x,m,v) \ argument
29538 #define HWIO_TQM_R0_LINK_DESCRIPTOR_PRIORITY_CONTROL_INM(x, m) \ argument
29542 #define HWIO_TQM_R0_LINK_DESCRIPTOR_PRIORITY_CONTROL_OUTM(x,m,v) \ argument
29566 #define HWIO_TQM_R0_DESC_PTR_RELEASE_INM(x, m) \ argument
29570 #define HWIO_TQM_R0_DESC_PTR_RELEASE_OUTM(x,m,v) \ argument
29586 #define HWIO_TQM_R0_FLOW_QUEUE_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
29604 #define HWIO_TQM_R0_FLOW_QUEUE_DESC_ADD_MSDU_CACHE_LINE_STATUS_INM(x, m) \ argument
29620 #define HWIO_TQM_R0_MPDU_QUEUE_HEAD_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
29638 #define HWIO_TQM_R0_MSDU_LINK_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
29656 #define HWIO_TQM_R0_MSDU_LINK_DESC_ADD_MSDU_CACHE_LINE_STATUS_INM(x, m) \ argument
29672 #define HWIO_TQM_R0_MPDU_LINK_DESC_0_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
29690 #define HWIO_TQM_R0_MPDU_LINK_DESC_1_CACHE_LINE_STATUS_INM(x, m) \ argument
29708 #define HWIO_TQM_R0_MPDU_QUEUE_EXT_DESC_0_CACHE_LINE_STATUS_INM(x, m) \ argument
29726 #define HWIO_TQM_R0_MPDU_QUEUE_EXT_DESC_1_CACHE_LINE_STATUS_INM(x, m) \ argument
29744 #define HWIO_TQM_R0_ERROR_STATUS_1_INM(x, m) \ argument
29748 #define HWIO_TQM_R0_ERROR_STATUS_1_OUTM(x,m,v) \ argument
29788 #define HWIO_TQM_R0_TLV_IF_INM(x, m) \ argument
29792 #define HWIO_TQM_R0_TLV_IF_OUTM(x,m,v) \ argument
29810 #define HWIO_TQM_R0_TQM_REFERENCE_TIMESTAMP_INM(x, m) \ argument
29824 #define HWIO_TQM_R0_SPARE_INM(x, m) \ argument
29828 #define HWIO_TQM_R0_SPARE_OUTM(x,m,v) \ argument
29842 #define HWIO_TQM_R0_SPEAR_INM(x, m) \ argument
29846 #define HWIO_TQM_R0_SPEAR_OUTM(x,m,v) \ argument
29860 #define HWIO_TQM_R0_ENABLE_NON_POSTED_FLUSH_INM(x, m) \ argument
29864 #define HWIO_TQM_R0_ENABLE_NON_POSTED_FLUSH_OUTM(x,m,v) \ argument
29886 #define HWIO_TQM_R0_GXI_TRANSFER_PRIORITY_INM(x, m) \ argument
29890 #define HWIO_TQM_R0_GXI_TRANSFER_PRIORITY_OUTM(x,m,v) \ argument
29924 #define HWIO_TQM_R0_VC_ID_INM(x, m) \ argument
29928 #define HWIO_TQM_R0_VC_ID_OUTM(x,m,v) \ argument
29952 #define HWIO_TQM_R0_BARRIER_RD_CTL_0_INM(x, m) \ argument
29956 #define HWIO_TQM_R0_BARRIER_RD_CTL_0_OUTM(x,m,v) \ argument
29970 #define HWIO_TQM_R0_BARRIER_RD_CTL_1_INM(x, m) \ argument
29974 #define HWIO_TQM_R0_BARRIER_RD_CTL_1_OUTM(x,m,v) \ argument
29988 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_INM(x, m) \ argument
29992 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_OUTM(x,m,v) \ argument
30006 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_0_INM(x, m) \ argument
30010 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_0_OUTM(x,m,v) \ argument
30024 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_1_INM(x, m) \ argument
30028 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_1_OUTM(x,m,v) \ argument
30042 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_VDEV_ID_MISMATCH_INM(x, m) \ argument
30046 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_VDEV_ID_MISMATCH_OUTM(x,m,v) \ argument
30060 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_0_INM(x, m) \ argument
30064 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_0_OUTM(x,m,v) \ argument
30078 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_1_INM(x, m) \ argument
30082 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_1_OUTM(x,m,v) \ argument
30096 #define HWIO_TQM_R0_ADD_MSDU_CMD_NUM_MSB_INM(x, m) \ argument
30100 #define HWIO_TQM_R0_ADD_MSDU_CMD_NUM_MSB_OUTM(x,m,v) \ argument
30114 #define HWIO_TQM_R0_UNLOCKED_CONCURRENCY_INM(x, m) \ argument
30118 #define HWIO_TQM_R0_UNLOCKED_CONCURRENCY_OUTM(x,m,v) \ argument
30138 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_LSB_INM(x, m) \ argument
30142 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_LSB_OUTM(x,m,v) \ argument
30156 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_MSB_INM(x, m) \ argument
30160 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_MSB_OUTM(x,m,v) \ argument
30176 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_ID_INM(x, m) \ argument
30180 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_ID_OUTM(x,m,v) \ argument
30194 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_STATUS_INM(x, m) \ argument
30210 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_INM(x, m) \ argument
30214 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_OUTM(x,m,v) \ argument
30248 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_LSB_INM(x, m) \ argument
30252 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
30266 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_MSB_INM(x, m) \ argument
30270 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
30284 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
30288 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
30306 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
30310 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
30324 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
30342 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
30346 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
30360 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
30364 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
30378 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
30394 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
30398 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
30412 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
30416 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
30432 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_DATA_INM(x, m) \ argument
30436 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
30450 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
30454 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
30468 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_INM(x, m) \ argument
30472 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
30496 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
30500 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
30514 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
30518 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
30532 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
30536 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
30550 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
30554 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
30568 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
30572 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
30586 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_1_INM(x, m) \ argument
30590 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_1_OUTM(x,m,v) \ argument
30606 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_LSB_INM(x, m) \ argument
30610 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_LSB_OUTM(x,m,v) \ argument
30624 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_MSB_INM(x, m) \ argument
30628 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_MSB_OUTM(x,m,v) \ argument
30644 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_ID_INM(x, m) \ argument
30648 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_ID_OUTM(x,m,v) \ argument
30662 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_STATUS_INM(x, m) \ argument
30678 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_INM(x, m) \ argument
30682 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_OUTM(x,m,v) \ argument
30716 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_LSB_INM(x, m) \ argument
30720 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
30734 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_MSB_INM(x, m) \ argument
30738 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
30752 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
30756 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
30774 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
30778 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
30792 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
30810 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
30814 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
30828 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
30832 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
30846 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
30862 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
30866 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
30880 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
30884 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
30900 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_DATA_INM(x, m) \ argument
30904 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
30918 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
30922 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
30936 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_INM(x, m) \ argument
30940 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
30964 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
30968 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
30982 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
30986 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
31000 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
31004 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
31018 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
31022 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
31036 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
31040 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
31054 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_1_INM(x, m) \ argument
31058 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_1_OUTM(x,m,v) \ argument
31074 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_LSB_INM(x, m) \ argument
31078 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_LSB_OUTM(x,m,v) \ argument
31092 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_MSB_INM(x, m) \ argument
31096 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_MSB_OUTM(x,m,v) \ argument
31112 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_ID_INM(x, m) \ argument
31116 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_ID_OUTM(x,m,v) \ argument
31132 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_STATUS_INM(x, m) \ argument
31148 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_INM(x, m) \ argument
31152 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_OUTM(x,m,v) \ argument
31190 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_LSB_INM(x, m) \ argument
31194 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
31208 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_MSB_INM(x, m) \ argument
31212 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
31226 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
31230 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
31248 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
31266 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
31270 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
31284 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
31288 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
31302 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
31306 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
31322 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_DATA_INM(x, m) \ argument
31326 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
31340 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
31344 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
31364 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
31368 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
31382 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
31386 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
31402 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_DATA_INM(x, m) \ argument
31406 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
31420 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
31424 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
31438 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_INM(x, m) \ argument
31442 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
31466 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
31470 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
31484 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
31488 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
31502 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
31506 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
31520 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
31524 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
31538 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
31542 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
31556 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_1_INM(x, m) \ argument
31560 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_1_OUTM(x,m,v) \ argument
31576 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_LSB_INM(x, m) \ argument
31580 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_LSB_OUTM(x,m,v) \ argument
31594 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_MSB_INM(x, m) \ argument
31598 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_MSB_OUTM(x,m,v) \ argument
31614 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_ID_INM(x, m) \ argument
31618 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_ID_OUTM(x,m,v) \ argument
31634 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_STATUS_INM(x, m) \ argument
31650 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_INM(x, m) \ argument
31654 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_OUTM(x,m,v) \ argument
31692 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_LSB_INM(x, m) \ argument
31696 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
31710 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_MSB_INM(x, m) \ argument
31714 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
31728 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
31732 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
31750 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
31768 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
31772 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
31786 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
31790 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
31804 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
31808 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
31824 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_DATA_INM(x, m) \ argument
31828 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
31842 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
31846 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
31866 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_LSB_INM(x, m) \ argument
31870 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
31884 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_MSB_INM(x, m) \ argument
31888 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
31904 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_DATA_INM(x, m) \ argument
31908 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_DATA_OUTM(x,m,v) \ argument
31922 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
31926 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
31940 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_INM(x, m) \ argument
31944 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
31968 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
31972 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
31986 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
31990 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
32004 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
32008 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
32022 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
32026 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
32040 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
32044 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
32058 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_1_INM(x, m) \ argument
32062 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_1_OUTM(x,m,v) \ argument
32078 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_A_INM(x, m) \ argument
32082 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_A_OUTM(x,m,v) \ argument
32098 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_B_INM(x, m) \ argument
32102 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_B_OUTM(x,m,v) \ argument
32118 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_C_INM(x, m) \ argument
32122 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_C_OUTM(x,m,v) \ argument
32138 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_D_INM(x, m) \ argument
32142 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_D_OUTM(x,m,v) \ argument
32158 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_E_INM(x, m) \ argument
32162 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_E_OUTM(x,m,v) \ argument
32178 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_F_INM(x, m) \ argument
32182 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_F_OUTM(x,m,v) \ argument
32198 #define HWIO_TQM_R0_MLO_CHIP_ID_INM(x, m) \ argument
32202 #define HWIO_TQM_R0_MLO_CHIP_ID_OUTM(x,m,v) \ argument
32216 #define HWIO_TQM_R0_MLO_VC_ID_INM(x, m) \ argument
32220 #define HWIO_TQM_R0_MLO_VC_ID_OUTM(x,m,v) \ argument
32240 #define HWIO_TQM_R0_MLO_GXI_TRANSFER_PRIORITY_INM(x, m) \ argument
32244 #define HWIO_TQM_R0_MLO_GXI_TRANSFER_PRIORITY_OUTM(x,m,v) \ argument
32264 #define HWIO_TQM_R0_MLO_POSTED_WRITE_CTRL_INM(x, m) \ argument
32268 #define HWIO_TQM_R0_MLO_POSTED_WRITE_CTRL_OUTM(x,m,v) \ argument
32284 #define HWIO_TQM_R0_MLO_STATUS_WRITE_CTRL_INM(x, m) \ argument
32288 #define HWIO_TQM_R0_MLO_STATUS_WRITE_CTRL_OUTM(x,m,v) \ argument
32312 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_CONTROL_INM(x, m) \ argument
32316 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_CONTROL_OUTM(x,m,v) \ argument
32336 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HIT_COUNT_INM(x, m) \ argument
32340 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HIT_COUNT_OUTM(x,m,v) \ argument
32354 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_MISS_COUNT_INM(x, m) \ argument
32358 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_MISS_COUNT_OUTM(x,m,v) \ argument
32372 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_INM(x, m) \ argument
32376 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_OUTM(x,m,v) \ argument
32390 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_INM(x, m) \ argument
32394 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_OUTM(x,m,v) \ argument
32408 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_STM_INM(x, m) \ argument
32422 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST_INM(x, m) \ argument
32438 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST1_INM(x, m) \ argument
32454 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST2_INM(x, m) \ argument
32470 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST3_INM(x, m) \ argument
32486 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_LOW_INM(x, m) \ argument
32500 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_HIGH_INM(x, m) \ argument
32514 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_EMPTY_LINE_COUNTER_INM(x, m) \ argument
32530 #define HWIO_TQM_R1_CACHE_CTL_END_OF_TEST_CHECK_INM(x, m) \ argument
32534 #define HWIO_TQM_R1_CACHE_CTL_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
32548 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_INM(x, m) \ argument
32552 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_OUTM(x,m,v) \ argument
32572 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_INM(x, m) \ argument
32576 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_OUTM(x,m,v) \ argument
32590 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_INM(x, m) \ argument
32594 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_OUTM(x,m,v) \ argument
32608 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_STATUS_INM(x, m) \ argument
32636 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_OWNER_CHECK_INM(x, m) \ argument
32652 #define HWIO_TQM_R1_PREFETCH_BUF_INM(x, m) \ argument
32656 #define HWIO_TQM_R1_PREFETCH_BUF_OUTM(x,m,v) \ argument
32670 #define HWIO_TQM_R1_PREFETCH_BUF_DATA_INM(x, m) \ argument
32684 #define HWIO_TQM_R1_CACHE_BUF_INM(x, m) \ argument
32688 #define HWIO_TQM_R1_CACHE_BUF_OUTM(x,m,v) \ argument
32702 #define HWIO_TQM_R1_CACHE_BUF_DATA_INM(x, m) \ argument
32716 #define HWIO_TQM_R1_MISC_DEBUG_CTRL_INM(x, m) \ argument
32720 #define HWIO_TQM_R1_MISC_DEBUG_CTRL_OUTM(x,m,v) \ argument
32736 #define HWIO_TQM_R1_LOG_INM(x, m) \ argument
32752 #define HWIO_TQM_R1_BANK_SM_STATES_IX0_INM(x, m) \ argument
32778 #define HWIO_TQM_R1_BANK_SM_STATES_IX1_INM(x, m) \ argument
32806 #define HWIO_TQM_R1_BANK_SM_STATES_IX2_INM(x, m) \ argument
32830 #define HWIO_TQM_R1_BANK_SM_STATES_IX3_INM(x, m) \ argument
32856 #define HWIO_TQM_R1_CCMN_IDLE_INM(x, m) \ argument
32870 #define HWIO_TQM_R1_CURRENT_COMMAND_INM(x, m) \ argument
32898 #define HWIO_TQM_R1_LOG_ADD_MSDU_INM(x, m) \ argument
32912 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX0_INM(x, m) \ argument
32930 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX1_INM(x, m) \ argument
32948 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX2_INM(x, m) \ argument
32966 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX3_INM(x, m) \ argument
32982 #define HWIO_TQM_R1_WATCHDOG_STATUS_IX0_INM(x, m) \ argument
32998 #define HWIO_TQM_R1_WATCHDOG_STATUS_IX1_INM(x, m) \ argument
33014 #define HWIO_TQM_R1_LOG_ADD_MSDU_FETCH_INM(x, m) \ argument
33028 #define HWIO_TQM_R1_LOG_GEN_MPDU_FETCH_INM(x, m) \ argument
33042 #define HWIO_TQM_R1_IDLE_SEQUENCE_LOG_INM(x, m) \ argument
33060 #define HWIO_TQM_R1_SCH2TQM0_TLV_INTF_STATUS_INM(x, m) \ argument
33082 #define HWIO_TQM_R1_SCH2TQM0_STATUS_INM(x, m) \ argument
33102 #define HWIO_TQM_R1_SCH2TQM1_TLV_INTF_STATUS_INM(x, m) \ argument
33124 #define HWIO_TQM_R1_SCH2TQM1_STATUS_INM(x, m) \ argument
33144 #define HWIO_TQM_R1_FLUSH_INM(x, m) \ argument
33148 #define HWIO_TQM_R1_FLUSH_OUTM(x,m,v) \ argument
33224 #define HWIO_TQM_R1_WARN_WDG_0_INM(x, m) \ argument
33228 #define HWIO_TQM_R1_WARN_WDG_0_OUTM(x,m,v) \ argument
33244 #define HWIO_TQM_R1_WARN_WDG_1_INM(x, m) \ argument
33248 #define HWIO_TQM_R1_WARN_WDG_1_OUTM(x,m,v) \ argument
33264 #define HWIO_TQM_R1_WARN_WDG_2_INM(x, m) \ argument
33268 #define HWIO_TQM_R1_WARN_WDG_2_OUTM(x,m,v) \ argument
33284 #define HWIO_TQM_R1_WARN_WDG_3_INM(x, m) \ argument
33288 #define HWIO_TQM_R1_WARN_WDG_3_OUTM(x,m,v) \ argument
33304 #define HWIO_TQM_R1_WARN_WDG_4_INM(x, m) \ argument
33308 #define HWIO_TQM_R1_WARN_WDG_4_OUTM(x,m,v) \ argument
33324 #define HWIO_TQM_R1_WARN_WDG_STATUS_0_INM(x, m) \ argument
33328 #define HWIO_TQM_R1_WARN_WDG_STATUS_0_OUTM(x,m,v) \ argument
33350 #define HWIO_TQM_R1_ERR_WDG_0_INM(x, m) \ argument
33354 #define HWIO_TQM_R1_ERR_WDG_0_OUTM(x,m,v) \ argument
33370 #define HWIO_TQM_R1_ERR_WDG_1_INM(x, m) \ argument
33374 #define HWIO_TQM_R1_ERR_WDG_1_OUTM(x,m,v) \ argument
33390 #define HWIO_TQM_R1_ERR_WDG_2_INM(x, m) \ argument
33394 #define HWIO_TQM_R1_ERR_WDG_2_OUTM(x,m,v) \ argument
33410 #define HWIO_TQM_R1_ERROR_STATUS_0_INM(x, m) \ argument
33414 #define HWIO_TQM_R1_ERROR_STATUS_0_OUTM(x,m,v) \ argument
33432 #define HWIO_TQM_R1_CORRUPTED_CMD_SOURCE_INM(x, m) \ argument
33454 #define HWIO_TQM_R2_TCL2TQM_RING_HP_INM(x, m) \ argument
33458 #define HWIO_TQM_R2_TCL2TQM_RING_HP_OUTM(x,m,v) \ argument
33472 #define HWIO_TQM_R2_TCL2TQM_RING_TP_INM(x, m) \ argument
33476 #define HWIO_TQM_R2_TCL2TQM_RING_TP_OUTM(x,m,v) \ argument
33490 #define HWIO_TQM_R2_FW2TQM_RING_HP_INM(x, m) \ argument
33494 #define HWIO_TQM_R2_FW2TQM_RING_HP_OUTM(x,m,v) \ argument
33508 #define HWIO_TQM_R2_FW2TQM_RING_TP_INM(x, m) \ argument
33512 #define HWIO_TQM_R2_FW2TQM_RING_TP_OUTM(x,m,v) \ argument
33526 #define HWIO_TQM_R2_SW_CMD_RING_HP_INM(x, m) \ argument
33530 #define HWIO_TQM_R2_SW_CMD_RING_HP_OUTM(x,m,v) \ argument
33544 #define HWIO_TQM_R2_SW_CMD_RING_TP_INM(x, m) \ argument
33548 #define HWIO_TQM_R2_SW_CMD_RING_TP_OUTM(x,m,v) \ argument
33562 #define HWIO_TQM_R2_SW_CMD1_RING_HP_INM(x, m) \ argument
33566 #define HWIO_TQM_R2_SW_CMD1_RING_HP_OUTM(x,m,v) \ argument
33580 #define HWIO_TQM_R2_SW_CMD1_RING_TP_INM(x, m) \ argument
33584 #define HWIO_TQM_R2_SW_CMD1_RING_TP_OUTM(x,m,v) \ argument
33598 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_HP_INM(x, m) \ argument
33602 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_HP_OUTM(x,m,v) \ argument
33616 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_TP_INM(x, m) \ argument
33620 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_TP_OUTM(x,m,v) \ argument
33634 #define HWIO_TQM_R2_TQM_RELEASE_RING_HP_INM(x, m) \ argument
33638 #define HWIO_TQM_R2_TQM_RELEASE_RING_HP_OUTM(x,m,v) \ argument
33652 #define HWIO_TQM_R2_TQM_RELEASE_RING_TP_INM(x, m) \ argument
33656 #define HWIO_TQM_R2_TQM_RELEASE_RING_TP_OUTM(x,m,v) \ argument
33670 #define HWIO_TQM_R2_TQM_STATUS_RING_HP_INM(x, m) \ argument
33674 #define HWIO_TQM_R2_TQM_STATUS_RING_HP_OUTM(x,m,v) \ argument
33688 #define HWIO_TQM_R2_TQM_STATUS_RING_TP_INM(x, m) \ argument
33692 #define HWIO_TQM_R2_TQM_STATUS_RING_TP_OUTM(x,m,v) \ argument
33706 #define HWIO_TQM_R2_TQM_STATUS1_RING_HP_INM(x, m) \ argument
33710 #define HWIO_TQM_R2_TQM_STATUS1_RING_HP_OUTM(x,m,v) \ argument
33724 #define HWIO_TQM_R2_TQM_STATUS1_RING_TP_INM(x, m) \ argument
33728 #define HWIO_TQM_R2_TQM_STATUS1_RING_TP_OUTM(x,m,v) \ argument
33742 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_HP_INM(x, m) \ argument
33746 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_HP_OUTM(x,m,v) \ argument
33760 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_TP_INM(x, m) \ argument
33764 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_TP_OUTM(x,m,v) \ argument
33778 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_HP_INM(x, m) \ argument
33782 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_HP_OUTM(x,m,v) \ argument
33796 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_TP_INM(x, m) \ argument
33800 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_TP_OUTM(x,m,v) \ argument
33814 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_HP_INM(x, m) \ argument
33818 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_HP_OUTM(x,m,v) \ argument
33832 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_TP_INM(x, m) \ argument
33836 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_TP_OUTM(x,m,v) \ argument
33850 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_HP_INM(x, m) \ argument
33854 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_HP_OUTM(x,m,v) \ argument
33868 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_TP_INM(x, m) \ argument
33872 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_TP_OUTM(x,m,v) \ argument
33896 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKEN_INM(x, m) \ argument
33900 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKEN_OUTM(x,m,v) \ argument
33942 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKGATE_DISABLE_INM(x, m) \ argument
33946 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
33986 #define HWIO_UMCMN_R0_UMRCM_SOFTRESET_INM(x, m) \ argument
33990 #define HWIO_UMCMN_R0_UMRCM_SOFTRESET_OUTM(x,m,v) \ argument
34020 #define HWIO_UMCMN_R0_UMRCM_CONFIGRESET_INM(x, m) \ argument
34024 #define HWIO_UMCMN_R0_UMRCM_CONFIGRESET_OUTM(x,m,v) \ argument
34048 #define HWIO_UMCMN_R0_UMRCM_CLKGATE_DISABLE_INM(x, m) \ argument
34052 #define HWIO_UMCMN_R0_UMRCM_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
34092 #define HWIO_UMCMN_R0_UMAC_RTL_VERSION_INM(x, m) \ argument
34106 #define HWIO_UMCMN_R0_ASYNC_FIFO_SOFTRESET_INM(x, m) \ argument
34110 #define HWIO_UMCMN_R0_ASYNC_FIFO_SOFTRESET_OUTM(x,m,v) \ argument
34132 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_INM(x, m) \ argument
34136 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_OUTM(x,m,v) \ argument
34168 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_INM(x, m) \ argument
34172 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_OUTM(x,m,v) \ argument
34186 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_EN_INM(x, m) \ argument
34190 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_EN_OUTM(x,m,v) \ argument
34204 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_0_INM(x, m) \ argument
34208 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_0_OUTM(x,m,v) \ argument
34224 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_1_INM(x, m) \ argument
34228 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_1_OUTM(x,m,v) \ argument
34244 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_2_INM(x, m) \ argument
34248 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_2_OUTM(x,m,v) \ argument
34264 #define HWIO_UMCMN_R0_ISR_P_INM(x, m) \ argument
34268 #define HWIO_UMCMN_R0_ISR_P_OUTM(x,m,v) \ argument
34314 #define HWIO_UMCMN_R0_ISR_S0_INM(x, m) \ argument
34318 #define HWIO_UMCMN_R0_ISR_S0_OUTM(x,m,v) \ argument
34378 #define HWIO_UMCMN_R0_ISR_S2_INM(x, m) \ argument
34382 #define HWIO_UMCMN_R0_ISR_S2_OUTM(x,m,v) \ argument
34402 #define HWIO_UMCMN_R0_ISR_S3_INM(x, m) \ argument
34406 #define HWIO_UMCMN_R0_ISR_S3_OUTM(x,m,v) \ argument
34478 #define HWIO_UMCMN_R0_ISR_S4_INM(x, m) \ argument
34482 #define HWIO_UMCMN_R0_ISR_S4_OUTM(x,m,v) \ argument
34558 #define HWIO_UMCMN_R0_ISR_S5_INM(x, m) \ argument
34562 #define HWIO_UMCMN_R0_ISR_S5_OUTM(x,m,v) \ argument
34638 #define HWIO_UMCMN_R0_ISR_S6_INM(x, m) \ argument
34642 #define HWIO_UMCMN_R0_ISR_S6_OUTM(x,m,v) \ argument
34698 #define HWIO_UMCMN_R0_ISR_S7_INM(x, m) \ argument
34702 #define HWIO_UMCMN_R0_ISR_S7_OUTM(x,m,v) \ argument
34718 #define HWIO_UMCMN_R0_ISR_S8_INM(x, m) \ argument
34722 #define HWIO_UMCMN_R0_ISR_S8_OUTM(x,m,v) \ argument
34776 #define HWIO_UMCMN_R0_ISR_S9_INM(x, m) \ argument
34780 #define HWIO_UMCMN_R0_ISR_S9_OUTM(x,m,v) \ argument
34834 #define HWIO_UMCMN_R0_ISR_S10_INM(x, m) \ argument
34838 #define HWIO_UMCMN_R0_ISR_S10_OUTM(x,m,v) \ argument
34886 #define HWIO_UMCMN_R0_ISR_S11_INM(x, m) \ argument
34890 #define HWIO_UMCMN_R0_ISR_S11_OUTM(x,m,v) \ argument
34954 #define HWIO_UMCMN_R0_ISR_S12_INM(x, m) \ argument
34958 #define HWIO_UMCMN_R0_ISR_S12_OUTM(x,m,v) \ argument
35014 #define HWIO_UMCMN_R0_ISR_S13_INM(x, m) \ argument
35018 #define HWIO_UMCMN_R0_ISR_S13_OUTM(x,m,v) \ argument
35066 #define HWIO_UMCMN_R0_ISR_S14_INM(x, m) \ argument
35070 #define HWIO_UMCMN_R0_ISR_S14_OUTM(x,m,v) \ argument
35114 #define HWIO_UMCMN_R0_ISR_S15_INM(x, m) \ argument
35118 #define HWIO_UMCMN_R0_ISR_S15_OUTM(x,m,v) \ argument
35160 #define HWIO_UMCMN_R0_ISR_S16_INM(x, m) \ argument
35164 #define HWIO_UMCMN_R0_ISR_S16_OUTM(x,m,v) \ argument
35194 #define HWIO_UMCMN_R0_ISR_S17_INM(x, m) \ argument
35198 #define HWIO_UMCMN_R0_ISR_S17_OUTM(x,m,v) \ argument
35242 #define HWIO_UMCMN_R0_IMR_P_INM(x, m) \ argument
35246 #define HWIO_UMCMN_R0_IMR_P_OUTM(x,m,v) \ argument
35292 #define HWIO_UMCMN_R0_IMR_S0_INM(x, m) \ argument
35296 #define HWIO_UMCMN_R0_IMR_S0_OUTM(x,m,v) \ argument
35356 #define HWIO_UMCMN_R0_IMR_S2_INM(x, m) \ argument
35360 #define HWIO_UMCMN_R0_IMR_S2_OUTM(x,m,v) \ argument
35380 #define HWIO_UMCMN_R0_IMR_S3_INM(x, m) \ argument
35384 #define HWIO_UMCMN_R0_IMR_S3_OUTM(x,m,v) \ argument
35456 #define HWIO_UMCMN_R0_IMR_S4_INM(x, m) \ argument
35460 #define HWIO_UMCMN_R0_IMR_S4_OUTM(x,m,v) \ argument
35536 #define HWIO_UMCMN_R0_IMR_S5_INM(x, m) \ argument
35540 #define HWIO_UMCMN_R0_IMR_S5_OUTM(x,m,v) \ argument
35616 #define HWIO_UMCMN_R0_IMR_S6_INM(x, m) \ argument
35620 #define HWIO_UMCMN_R0_IMR_S6_OUTM(x,m,v) \ argument
35676 #define HWIO_UMCMN_R0_IMR_S7_INM(x, m) \ argument
35680 #define HWIO_UMCMN_R0_IMR_S7_OUTM(x,m,v) \ argument
35696 #define HWIO_UMCMN_R0_IMR_S8_INM(x, m) \ argument
35700 #define HWIO_UMCMN_R0_IMR_S8_OUTM(x,m,v) \ argument
35754 #define HWIO_UMCMN_R0_IMR_S9_INM(x, m) \ argument
35758 #define HWIO_UMCMN_R0_IMR_S9_OUTM(x,m,v) \ argument
35812 #define HWIO_UMCMN_R0_IMR_S10_INM(x, m) \ argument
35816 #define HWIO_UMCMN_R0_IMR_S10_OUTM(x,m,v) \ argument
35864 #define HWIO_UMCMN_R0_IMR_S11_INM(x, m) \ argument
35868 #define HWIO_UMCMN_R0_IMR_S11_OUTM(x,m,v) \ argument
35932 #define HWIO_UMCMN_R0_IMR_S12_INM(x, m) \ argument
35936 #define HWIO_UMCMN_R0_IMR_S12_OUTM(x,m,v) \ argument
35992 #define HWIO_UMCMN_R0_IMR_S13_INM(x, m) \ argument
35996 #define HWIO_UMCMN_R0_IMR_S13_OUTM(x,m,v) \ argument
36044 #define HWIO_UMCMN_R0_IMR_S14_INM(x, m) \ argument
36048 #define HWIO_UMCMN_R0_IMR_S14_OUTM(x,m,v) \ argument
36092 #define HWIO_UMCMN_R0_IMR_S15_INM(x, m) \ argument
36096 #define HWIO_UMCMN_R0_IMR_S15_OUTM(x,m,v) \ argument
36138 #define HWIO_UMCMN_R0_IMR_S16_INM(x, m) \ argument
36142 #define HWIO_UMCMN_R0_IMR_S16_OUTM(x,m,v) \ argument
36172 #define HWIO_UMCMN_R0_IMR_S17_INM(x, m) \ argument
36176 #define HWIO_UMCMN_R0_IMR_S17_OUTM(x,m,v) \ argument
36220 #define HWIO_UMCMN_R0_WOCLR_ISR_P_EN_INM(x, m) \ argument
36224 #define HWIO_UMCMN_R0_WOCLR_ISR_P_EN_OUTM(x,m,v) \ argument
36238 #define HWIO_UMCMN_R0_UMAC_REVISION_INM(x, m) \ argument
36256 #define HWIO_UMCMN_R0_IDLE_CTRL0_INM(x, m) \ argument
36260 #define HWIO_UMCMN_R0_IDLE_CTRL0_OUTM(x,m,v) \ argument
36288 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_SW_OVR_INM(x, m) \ argument
36292 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_SW_OVR_OUTM(x,m,v) \ argument
36326 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_FSM_CTL_INM(x, m) \ argument
36330 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_FSM_CTL_OUTM(x,m,v) \ argument
36348 #define HWIO_UMCMN_R0_IDLE_SIGNAL_INM(x, m) \ argument
36370 #define HWIO_UMCMN_R0_RING_NOT_EMPTY_STATUS_INM(x, m) \ argument
36390 #define HWIO_UMCMN_R0_UMAC_IDLE_ACK_AND_RESP_SWOVR_INM(x, m) \ argument
36394 #define HWIO_UMCMN_R0_UMAC_IDLE_ACK_AND_RESP_SWOVR_OUTM(x,m,v) \ argument
36426 #define HWIO_UMCMN_R0_S_PARE_0_INM(x, m) \ argument
36430 #define HWIO_UMCMN_R0_S_PARE_0_OUTM(x,m,v) \ argument
36444 #define HWIO_UMCMN_R0_S_PARE_1_INM(x, m) \ argument
36448 #define HWIO_UMCMN_R0_S_PARE_1_OUTM(x,m,v) \ argument
36462 #define HWIO_UMCMN_R0_S_PARE_2_INM(x, m) \ argument
36466 #define HWIO_UMCMN_R0_S_PARE_2_OUTM(x,m,v) \ argument
36480 #define HWIO_UMCMN_R0_S_PARE_3_INM(x, m) \ argument
36484 #define HWIO_UMCMN_R0_S_PARE_3_OUTM(x,m,v) \ argument
36498 #define HWIO_UMCMN_R0_UMAC_IDLE_LENGTH_INM(x, m) \ argument
36502 #define HWIO_UMCMN_R0_UMAC_IDLE_LENGTH_OUTM(x,m,v) \ argument
36516 #define HWIO_UMCMN_R0_UMAC_TRACER_CONTROL_INM(x, m) \ argument
36520 #define HWIO_UMCMN_R0_UMAC_TRACER_CONTROL_OUTM(x,m,v) \ argument
36536 #define HWIO_UMCMN_R0_UMAC_NOC_MONITOR_INM(x, m) \ argument
36552 #define HWIO_UMCMN_R0_BUF_INIT_INM(x, m) \ argument
36556 #define HWIO_UMCMN_R0_BUF_INIT_OUTM(x,m,v) \ argument
36570 #define HWIO_UMCMN_R0_CONTROL_INM(x, m) \ argument
36574 #define HWIO_UMCMN_R0_CONTROL_OUTM(x,m,v) \ argument
36588 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_1_INM(x, m) \ argument
36592 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_1_OUTM(x,m,v) \ argument
36614 #define HWIO_UMCMN_R0_ASYNC_ISYNC_FIFO_SOFTRESET_AND_CLK_INM(x, m) \ argument
36618 #define HWIO_UMCMN_R0_ASYNC_ISYNC_FIFO_SOFTRESET_AND_CLK_OUTM(x,m,v) \ argument
36644 #define HWIO_UMCMN_R0_VID0_INM(x, m) \ argument
36648 #define HWIO_UMCMN_R0_VID0_OUTM(x,m,v) \ argument
36672 #define HWIO_UMCMN_R0_VID0_EXT_INM(x, m) \ argument
36676 #define HWIO_UMCMN_R0_VID0_EXT_OUTM(x,m,v) \ argument
36696 #define HWIO_UMCMN_R0_SS_ID_INM(x, m) \ argument
36700 #define HWIO_UMCMN_R0_SS_ID_OUTM(x,m,v) \ argument
36720 #define HWIO_UMCMN_R0_CLK_TESTBUS_OUT_INM(x, m) \ argument
36724 #define HWIO_UMCMN_R0_CLK_TESTBUS_OUT_OUTM(x,m,v) \ argument
36774 #define HWIO_UMCMN_R0_RRI_INT_LUT_STATUS_INM(x, m) \ argument
36778 #define HWIO_UMCMN_R0_RRI_INT_LUT_STATUS_OUTM(x,m,v) \ argument
36792 #define HWIO_UMCMN_R0_TX_TIMESTAMP_RESOLUTION_SELECT_INM(x, m) \ argument
36796 #define HWIO_UMCMN_R0_TX_TIMESTAMP_RESOLUTION_SELECT_OUTM(x,m,v) \ argument
36810 #define HWIO_UMCMN_R0_UMAC_LINK_ID_INM(x, m) \ argument
36814 #define HWIO_UMCMN_R0_UMAC_LINK_ID_OUTM(x,m,v) \ argument
36838 #define HWIO_UMCMN_R0_ENABLE_LINK_ID_INM(x, m) \ argument
36842 #define HWIO_UMCMN_R0_ENABLE_LINK_ID_OUTM(x,m,v) \ argument
36866 #define HWIO_UMCMN_R0_TRC_CTRL_1_INM(x, m) \ argument
36870 #define HWIO_UMCMN_R0_TRC_CTRL_1_OUTM(x,m,v) \ argument
36890 #define HWIO_UMCMN_R0_TRC_CTRL_2_INM(x, m) \ argument
36894 #define HWIO_UMCMN_R0_TRC_CTRL_2_OUTM(x,m,v) \ argument
36946 #define HWIO_UMCMN_R0_EVENTMASK_IX0_INM(x, m) \ argument
36950 #define HWIO_UMCMN_R0_EVENTMASK_IX0_OUTM(x,m,v) \ argument
36964 #define HWIO_UMCMN_R0_EVENTMASK_IX1_INM(x, m) \ argument
36968 #define HWIO_UMCMN_R0_EVENTMASK_IX1_OUTM(x,m,v) \ argument
36982 #define HWIO_UMCMN_R1_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
36996 #define HWIO_UMCMN_R1_UMAC_IDLE_INM(x, m) \ argument
37012 #define HWIO_UMCMN_R1_UMAC_IDLE_GEN_INTF_STATUS_INM(x, m) \ argument
37026 #define HWIO_UMCMN_R1_UMAC_IDLE_GEN_ERR_INM(x, m) \ argument
37030 #define HWIO_UMCMN_R1_UMAC_IDLE_GEN_ERR_OUTM(x,m,v) \ argument
37056 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_INM(x, m) \ argument
37060 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUTM(x,m,v) \ argument
37076 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_INM(x, m) \ argument
37080 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_OUTM(x,m,v) \ argument
37096 #define HWIO_TCL_R0_SW2TCL3_RING_CTRL_INM(x, m) \ argument
37100 #define HWIO_TCL_R0_SW2TCL3_RING_CTRL_OUTM(x,m,v) \ argument
37116 #define HWIO_TCL_R0_SW2TCL4_RING_CTRL_INM(x, m) \ argument
37120 #define HWIO_TCL_R0_SW2TCL4_RING_CTRL_OUTM(x,m,v) \ argument
37136 #define HWIO_TCL_R0_FW2TCL1_RING_CTRL_INM(x, m) \ argument
37140 #define HWIO_TCL_R0_FW2TCL1_RING_CTRL_OUTM(x,m,v) \ argument
37156 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CTRL_INM(x, m) \ argument
37160 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CTRL_OUTM(x,m,v) \ argument
37176 #define HWIO_TCL_R0_CONS_RING_CMN_CTRL_REG_INM(x, m) \ argument
37180 #define HWIO_TCL_R0_CONS_RING_CMN_CTRL_REG_OUTM(x,m,v) \ argument
37234 #define HWIO_TCL_R0_CMN_CONFIG_INM(x, m) \ argument
37238 #define HWIO_TCL_R0_CMN_CONFIG_OUTM(x,m,v) \ argument
37276 #define HWIO_TCL_R0_TCL2TQM_RING_CTRL_INM(x, m) \ argument
37280 #define HWIO_TCL_R0_TCL2TQM_RING_CTRL_OUTM(x,m,v) \ argument
37300 #define HWIO_TCL_R0_TCL2FW_RING_CTRL_INM(x, m) \ argument
37304 #define HWIO_TCL_R0_TCL2FW_RING_CTRL_OUTM(x,m,v) \ argument
37318 #define HWIO_TCL_R0_TCL_STATUS1_RING_CTRL_INM(x, m) \ argument
37322 #define HWIO_TCL_R0_TCL_STATUS1_RING_CTRL_OUTM(x,m,v) \ argument
37336 #define HWIO_TCL_R0_GEN_CTRL_INM(x, m) \ argument
37340 #define HWIO_TCL_R0_GEN_CTRL_OUTM(x,m,v) \ argument
37418 #define HWIO_TCL_R0_ENCAP_TYPE0_MIN_BUFFER_LENGTH_ERR_INM(x, m) \ argument
37422 #define HWIO_TCL_R0_ENCAP_TYPE0_MIN_BUFFER_LENGTH_ERR_OUTM(x,m,v) \ argument
37438 #define HWIO_TCL_R0_ENCAP_TYPE1_MIN_BUFFER_LENGTH_ERR_INM(x, m) \ argument
37442 #define HWIO_TCL_R0_ENCAP_TYPE1_MIN_BUFFER_LENGTH_ERR_OUTM(x,m,v) \ argument
37458 #define HWIO_TCL_R0_UMXI_PRIORITY0_INM(x, m) \ argument
37462 #define HWIO_TCL_R0_UMXI_PRIORITY0_OUTM(x,m,v) \ argument
37500 #define HWIO_TCL_R0_UMXI_PRIORITY1_INM(x, m) \ argument
37504 #define HWIO_TCL_R0_UMXI_PRIORITY1_OUTM(x,m,v) \ argument
37520 #define HWIO_TCL_R0_VC_ID_MAP_INM(x, m) \ argument
37524 #define HWIO_TCL_R0_VC_ID_MAP_OUTM(x,m,v) \ argument
37556 #define HWIO_TCL_R0_SW2TCL1_DESC_RD_INM(x, m) \ argument
37560 #define HWIO_TCL_R0_SW2TCL1_DESC_RD_OUTM(x,m,v) \ argument
37576 #define HWIO_TCL_R0_SW2TCL2_DESC_RD_INM(x, m) \ argument
37580 #define HWIO_TCL_R0_SW2TCL2_DESC_RD_OUTM(x,m,v) \ argument
37596 #define HWIO_TCL_R0_SW2TCL3_DESC_RD_INM(x, m) \ argument
37600 #define HWIO_TCL_R0_SW2TCL3_DESC_RD_OUTM(x,m,v) \ argument
37616 #define HWIO_TCL_R0_SW2TCL4_DESC_RD_INM(x, m) \ argument
37620 #define HWIO_TCL_R0_SW2TCL4_DESC_RD_OUTM(x,m,v) \ argument
37636 #define HWIO_TCL_R0_FW2TCL_DESC_RD_INM(x, m) \ argument
37640 #define HWIO_TCL_R0_FW2TCL_DESC_RD_OUTM(x,m,v) \ argument
37656 #define HWIO_TCL_R0_SW2TCL_CREDIT_DESC_RD_INM(x, m) \ argument
37660 #define HWIO_TCL_R0_SW2TCL_CREDIT_DESC_RD_OUTM(x,m,v) \ argument
37676 #define HWIO_TCL_R0_RBM_MAPPING0_INM(x, m) \ argument
37680 #define HWIO_TCL_R0_RBM_MAPPING0_OUTM(x,m,v) \ argument
37764 #define HWIO_TCL_R0_MCAST_ECHO_CHECK_INM(x, m) \ argument
37768 #define HWIO_TCL_R0_MCAST_ECHO_CHECK_OUTM(x,m,v) \ argument
37801 #define HWIO_TCL_R0_PCP_TID_MAP_INM(x, m) \ argument
37805 #define HWIO_TCL_R0_PCP_TID_MAP_OUTM(x,m,v) \ argument
37833 #define HWIO_TCL_R0_ASE_HASH_KEY_31_0_INM(x, m) \ argument
37837 #define HWIO_TCL_R0_ASE_HASH_KEY_31_0_OUTM(x,m,v) \ argument
37851 #define HWIO_TCL_R0_ASE_HASH_KEY_63_32_INM(x, m) \ argument
37855 #define HWIO_TCL_R0_ASE_HASH_KEY_63_32_OUTM(x,m,v) \ argument
37869 #define HWIO_TCL_R0_ASE_HASH_KEY_64_INM(x, m) \ argument
37873 #define HWIO_TCL_R0_ASE_HASH_KEY_64_OUTM(x,m,v) \ argument
37887 #define HWIO_TCL_R0_CONFIG_SEARCH_QUEUE_INM(x, m) \ argument
37891 #define HWIO_TCL_R0_CONFIG_SEARCH_QUEUE_OUTM(x,m,v) \ argument
37925 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_LOW_INM(x, m) \ argument
37929 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_LOW_OUTM(x,m,v) \ argument
37943 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_HIGH_INM(x, m) \ argument
37947 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_HIGH_OUTM(x,m,v) \ argument
37961 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_LOW_INM(x, m) \ argument
37965 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_LOW_OUTM(x,m,v) \ argument
37979 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_HIGH_INM(x, m) \ argument
37983 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_HIGH_OUTM(x,m,v) \ argument
37997 #define HWIO_TCL_R0_CONFIG_SEARCH_METADATA_INM(x, m) \ argument
38001 #define HWIO_TCL_R0_CONFIG_SEARCH_METADATA_OUTM(x,m,v) \ argument
38017 #define HWIO_TCL_R0_TID_MAP_PRTY_INM(x, m) \ argument
38021 #define HWIO_TCL_R0_TID_MAP_PRTY_OUTM(x,m,v) \ argument
38037 #define HWIO_TCL_R0_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
38051 #define HWIO_TCL_R0_WATCHDOG_WARNING_INM(x, m) \ argument
38055 #define HWIO_TCL_R0_WATCHDOG_WARNING_OUTM(x,m,v) \ argument
38071 #define HWIO_TCL_R0_WATCHDOG_HW_ERROR_INM(x, m) \ argument
38075 #define HWIO_TCL_R0_WATCHDOG_HW_ERROR_OUTM(x,m,v) \ argument
38091 #define HWIO_TCL_R0_EXTERNAL_BACKPRESSURE_EVENT_GEN_TIMER_INM(x, m) \ argument
38095 #define HWIO_TCL_R0_EXTERNAL_BACKPRESSURE_EVENT_GEN_TIMER_OUTM(x,m,v) \ argument
38215 #define HWIO_TCL_R0_CLKGATE_DISABLE0_INM(x, m) \ argument
38219 #define HWIO_TCL_R0_CLKGATE_DISABLE0_OUTM(x,m,v) \ argument
38293 #define HWIO_TCL_R0_CLKGATE_DISABLE1_INM(x, m) \ argument
38297 #define HWIO_TCL_R0_CLKGATE_DISABLE1_OUTM(x,m,v) \ argument
38317 #define HWIO_TCL_R0_CLKGATE_DISABLE_DESC_RD_INM(x, m) \ argument
38321 #define HWIO_TCL_R0_CLKGATE_DISABLE_DESC_RD_OUTM(x,m,v) \ argument
38351 #define HWIO_TCL_R0_CREDIT_COUNT_INM(x, m) \ argument
38355 #define HWIO_TCL_R0_CREDIT_COUNT_OUTM(x,m,v) \ argument
38371 #define HWIO_TCL_R0_CURRENT_CREDIT_COUNT_INM(x, m) \ argument
38385 #define HWIO_TCL_R0_ERR_RECOV_READ_INM(x, m) \ argument
38389 #define HWIO_TCL_R0_ERR_RECOV_READ_OUTM(x,m,v) \ argument
38403 #define HWIO_TCL_R0_ERR_RECOV_DESC_FETCH_COUNT_INM(x, m) \ argument
38417 #define HWIO_TCL_R0_ERR_RECOV_DESC_DIRECT_BUF_COUNT_INM(x, m) \ argument
38431 #define HWIO_TCL_R0_ERR_RECOV_DESC_DATA_BUF_COUNT_INM(x, m) \ argument
38445 #define HWIO_TCL_R0_ERR_RECOV_DESC_TQM_BUNCH_COUNT_INM(x, m) \ argument
38459 #define HWIO_TCL_R0_ERR_RECOV_DESC_FW_BUNCH_COUNT_INM(x, m) \ argument
38473 #define HWIO_TCL_R0_ERR_RECOV_DESC_FETCH_LSB_INM(x, m) \ argument
38487 #define HWIO_TCL_R0_ERR_RECOV_DESC_FETCH_MSB_INM(x, m) \ argument
38501 #define HWIO_TCL_R0_ERR_RECOV_DESC_DIRECT_BUF_LSB_INM(x, m) \ argument
38515 #define HWIO_TCL_R0_ERR_RECOV_DESC_DIRECT_BUF_MSB_INM(x, m) \ argument
38529 #define HWIO_TCL_R0_ERR_RECOV_DESC_DATA_BUF_LSB_INM(x, m) \ argument
38543 #define HWIO_TCL_R0_ERR_RECOV_DESC_DATA_BUF_MSB_INM(x, m) \ argument
38557 #define HWIO_TCL_R0_ERR_RECOV_DESC_TQM_BUNCH_LSB_INM(x, m) \ argument
38571 #define HWIO_TCL_R0_ERR_RECOV_DESC_TQM_BUNCH_MSB_INM(x, m) \ argument
38585 #define HWIO_TCL_R0_ERR_RECOV_DESC_FW_BUNCH_LSB_INM(x, m) \ argument
38599 #define HWIO_TCL_R0_ERR_RECOV_DESC_FW_BUNCH_MSB_INM(x, m) \ argument
38613 #define HWIO_TCL_R0_S_PARE_REGISTER_INM(x, m) \ argument
38617 #define HWIO_TCL_R0_S_PARE_REGISTER_OUTM(x,m,v) \ argument
38631 #define HWIO_TCL_R0_MISC_CTRL_INM(x, m) \ argument
38635 #define HWIO_TCL_R0_MISC_CTRL_OUTM(x,m,v) \ argument
38651 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_LSB_INM(x, m) \ argument
38655 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_LSB_OUTM(x,m,v) \ argument
38669 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_MSB_INM(x, m) \ argument
38673 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_MSB_OUTM(x,m,v) \ argument
38689 #define HWIO_TCL_R0_SW2TCL1_RING_ID_INM(x, m) \ argument
38693 #define HWIO_TCL_R0_SW2TCL1_RING_ID_OUTM(x,m,v) \ argument
38707 #define HWIO_TCL_R0_SW2TCL1_RING_STATUS_INM(x, m) \ argument
38723 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_INM(x, m) \ argument
38727 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_OUTM(x,m,v) \ argument
38761 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_LSB_INM(x, m) \ argument
38765 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
38779 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_MSB_INM(x, m) \ argument
38783 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
38797 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
38801 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
38819 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
38823 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
38837 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
38855 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
38859 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
38873 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
38877 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
38891 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
38907 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
38911 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
38925 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
38929 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
38945 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_DATA_INM(x, m) \ argument
38949 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
38963 #define HWIO_TCL_R0_SW2TCL1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
38967 #define HWIO_TCL_R0_SW2TCL1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
38981 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_1_INM(x, m) \ argument
38985 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_1_OUTM(x,m,v) \ argument
39001 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_LSB_INM(x, m) \ argument
39005 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_LSB_OUTM(x,m,v) \ argument
39019 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_MSB_INM(x, m) \ argument
39023 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_MSB_OUTM(x,m,v) \ argument
39039 #define HWIO_TCL_R0_SW2TCL2_RING_ID_INM(x, m) \ argument
39043 #define HWIO_TCL_R0_SW2TCL2_RING_ID_OUTM(x,m,v) \ argument
39057 #define HWIO_TCL_R0_SW2TCL2_RING_STATUS_INM(x, m) \ argument
39073 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_INM(x, m) \ argument
39077 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_OUTM(x,m,v) \ argument
39111 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_LSB_INM(x, m) \ argument
39115 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
39129 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_MSB_INM(x, m) \ argument
39133 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
39147 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
39151 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
39169 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
39173 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
39187 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
39205 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
39209 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
39223 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
39227 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
39241 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
39257 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
39261 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
39275 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
39279 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
39295 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_DATA_INM(x, m) \ argument
39299 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
39313 #define HWIO_TCL_R0_SW2TCL2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
39317 #define HWIO_TCL_R0_SW2TCL2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
39331 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_1_INM(x, m) \ argument
39335 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_1_OUTM(x,m,v) \ argument
39351 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_LSB_INM(x, m) \ argument
39355 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_LSB_OUTM(x,m,v) \ argument
39369 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_MSB_INM(x, m) \ argument
39373 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_MSB_OUTM(x,m,v) \ argument
39389 #define HWIO_TCL_R0_SW2TCL3_RING_ID_INM(x, m) \ argument
39393 #define HWIO_TCL_R0_SW2TCL3_RING_ID_OUTM(x,m,v) \ argument
39407 #define HWIO_TCL_R0_SW2TCL3_RING_STATUS_INM(x, m) \ argument
39423 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_INM(x, m) \ argument
39427 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_OUTM(x,m,v) \ argument
39461 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_LSB_INM(x, m) \ argument
39465 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
39479 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_MSB_INM(x, m) \ argument
39483 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
39497 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
39501 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
39519 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
39523 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
39537 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
39555 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
39559 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
39573 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
39577 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
39591 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
39607 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
39611 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
39625 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
39629 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
39645 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_DATA_INM(x, m) \ argument
39649 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
39663 #define HWIO_TCL_R0_SW2TCL3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
39667 #define HWIO_TCL_R0_SW2TCL3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
39681 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_1_INM(x, m) \ argument
39685 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_1_OUTM(x,m,v) \ argument
39701 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_LSB_INM(x, m) \ argument
39705 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_LSB_OUTM(x,m,v) \ argument
39719 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_MSB_INM(x, m) \ argument
39723 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_MSB_OUTM(x,m,v) \ argument
39739 #define HWIO_TCL_R0_SW2TCL4_RING_ID_INM(x, m) \ argument
39743 #define HWIO_TCL_R0_SW2TCL4_RING_ID_OUTM(x,m,v) \ argument
39757 #define HWIO_TCL_R0_SW2TCL4_RING_STATUS_INM(x, m) \ argument
39773 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_INM(x, m) \ argument
39777 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_OUTM(x,m,v) \ argument
39811 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_LSB_INM(x, m) \ argument
39815 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
39829 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_MSB_INM(x, m) \ argument
39833 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
39847 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
39851 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
39869 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
39873 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
39887 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
39905 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
39909 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
39923 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
39927 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
39941 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
39957 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
39961 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
39975 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
39979 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
39995 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_DATA_INM(x, m) \ argument
39999 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
40013 #define HWIO_TCL_R0_SW2TCL4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
40017 #define HWIO_TCL_R0_SW2TCL4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
40031 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_1_INM(x, m) \ argument
40035 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_1_OUTM(x,m,v) \ argument
40051 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_LSB_INM(x, m) \ argument
40055 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_LSB_OUTM(x,m,v) \ argument
40069 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_MSB_INM(x, m) \ argument
40073 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_MSB_OUTM(x,m,v) \ argument
40089 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_ID_INM(x, m) \ argument
40093 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_ID_OUTM(x,m,v) \ argument
40107 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_STATUS_INM(x, m) \ argument
40123 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_INM(x, m) \ argument
40127 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_OUTM(x,m,v) \ argument
40161 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_LSB_INM(x, m) \ argument
40165 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
40179 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_MSB_INM(x, m) \ argument
40183 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
40197 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
40201 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
40219 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
40223 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
40237 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
40255 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
40259 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
40273 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
40277 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
40291 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
40307 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_LSB_INM(x, m) \ argument
40311 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
40325 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_MSB_INM(x, m) \ argument
40329 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
40345 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_DATA_INM(x, m) \ argument
40349 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_DATA_OUTM(x,m,v) \ argument
40363 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
40367 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
40381 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_1_INM(x, m) \ argument
40385 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_1_OUTM(x,m,v) \ argument
40401 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_LSB_INM(x, m) \ argument
40405 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_LSB_OUTM(x,m,v) \ argument
40419 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_MSB_INM(x, m) \ argument
40423 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_MSB_OUTM(x,m,v) \ argument
40439 #define HWIO_TCL_R0_FW2TCL1_RING_ID_INM(x, m) \ argument
40443 #define HWIO_TCL_R0_FW2TCL1_RING_ID_OUTM(x,m,v) \ argument
40457 #define HWIO_TCL_R0_FW2TCL1_RING_STATUS_INM(x, m) \ argument
40473 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_INM(x, m) \ argument
40477 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_OUTM(x,m,v) \ argument
40511 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_LSB_INM(x, m) \ argument
40515 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
40529 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_MSB_INM(x, m) \ argument
40533 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
40547 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
40551 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
40569 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
40573 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
40587 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
40605 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
40609 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
40623 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
40627 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
40641 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
40657 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
40661 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
40675 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
40679 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
40695 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_DATA_INM(x, m) \ argument
40699 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
40713 #define HWIO_TCL_R0_FW2TCL1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
40717 #define HWIO_TCL_R0_FW2TCL1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
40731 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_1_INM(x, m) \ argument
40735 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_1_OUTM(x,m,v) \ argument
40751 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_LSB_INM(x, m) \ argument
40755 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_LSB_OUTM(x,m,v) \ argument
40769 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_MSB_INM(x, m) \ argument
40773 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_MSB_OUTM(x,m,v) \ argument
40789 #define HWIO_TCL_R0_TCL2TQM_RING_ID_INM(x, m) \ argument
40793 #define HWIO_TCL_R0_TCL2TQM_RING_ID_OUTM(x,m,v) \ argument
40809 #define HWIO_TCL_R0_TCL2TQM_RING_STATUS_INM(x, m) \ argument
40825 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_INM(x, m) \ argument
40829 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_OUTM(x,m,v) \ argument
40867 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_LSB_INM(x, m) \ argument
40871 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
40885 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_MSB_INM(x, m) \ argument
40889 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
40903 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
40907 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
40925 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
40943 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
40947 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
40961 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_LSB_INM(x, m) \ argument
40965 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
40979 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_MSB_INM(x, m) \ argument
40983 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
40999 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_DATA_INM(x, m) \ argument
41003 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_DATA_OUTM(x,m,v) \ argument
41017 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
41021 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
41041 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_LSB_INM(x, m) \ argument
41045 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
41059 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_MSB_INM(x, m) \ argument
41063 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
41079 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_DATA_INM(x, m) \ argument
41083 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_DATA_OUTM(x,m,v) \ argument
41097 #define HWIO_TCL_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
41101 #define HWIO_TCL_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
41115 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_1_INM(x, m) \ argument
41119 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_1_OUTM(x,m,v) \ argument
41135 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_LSB_INM(x, m) \ argument
41139 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_LSB_OUTM(x,m,v) \ argument
41153 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_MSB_INM(x, m) \ argument
41157 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_MSB_OUTM(x,m,v) \ argument
41173 #define HWIO_TCL_R0_TCL_STATUS1_RING_ID_INM(x, m) \ argument
41177 #define HWIO_TCL_R0_TCL_STATUS1_RING_ID_OUTM(x,m,v) \ argument
41193 #define HWIO_TCL_R0_TCL_STATUS1_RING_STATUS_INM(x, m) \ argument
41209 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_INM(x, m) \ argument
41213 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_OUTM(x,m,v) \ argument
41251 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_LSB_INM(x, m) \ argument
41255 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
41269 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_MSB_INM(x, m) \ argument
41273 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
41287 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
41291 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
41309 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
41327 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
41331 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
41345 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
41349 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
41363 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
41367 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
41383 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_DATA_INM(x, m) \ argument
41387 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
41401 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
41405 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
41425 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
41429 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
41443 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
41447 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
41463 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_DATA_INM(x, m) \ argument
41467 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
41481 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
41485 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
41499 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_1_INM(x, m) \ argument
41503 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_1_OUTM(x,m,v) \ argument
41519 #define HWIO_TCL_R0_TCL2FW_RING_BASE_LSB_INM(x, m) \ argument
41523 #define HWIO_TCL_R0_TCL2FW_RING_BASE_LSB_OUTM(x,m,v) \ argument
41537 #define HWIO_TCL_R0_TCL2FW_RING_BASE_MSB_INM(x, m) \ argument
41541 #define HWIO_TCL_R0_TCL2FW_RING_BASE_MSB_OUTM(x,m,v) \ argument
41557 #define HWIO_TCL_R0_TCL2FW_RING_ID_INM(x, m) \ argument
41561 #define HWIO_TCL_R0_TCL2FW_RING_ID_OUTM(x,m,v) \ argument
41577 #define HWIO_TCL_R0_TCL2FW_RING_STATUS_INM(x, m) \ argument
41593 #define HWIO_TCL_R0_TCL2FW_RING_MISC_INM(x, m) \ argument
41597 #define HWIO_TCL_R0_TCL2FW_RING_MISC_OUTM(x,m,v) \ argument
41635 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_LSB_INM(x, m) \ argument
41639 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
41653 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_MSB_INM(x, m) \ argument
41657 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
41671 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
41675 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
41693 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
41711 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
41715 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
41729 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_LSB_INM(x, m) \ argument
41733 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
41747 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_MSB_INM(x, m) \ argument
41751 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
41767 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_DATA_INM(x, m) \ argument
41771 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_DATA_OUTM(x,m,v) \ argument
41785 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
41789 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
41809 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_LSB_INM(x, m) \ argument
41813 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
41827 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_MSB_INM(x, m) \ argument
41831 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
41847 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_DATA_INM(x, m) \ argument
41851 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_DATA_OUTM(x,m,v) \ argument
41865 #define HWIO_TCL_R0_TCL2FW_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
41869 #define HWIO_TCL_R0_TCL2FW_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
41883 #define HWIO_TCL_R0_TCL2FW_RING_MISC_1_INM(x, m) \ argument
41887 #define HWIO_TCL_R0_TCL2FW_RING_MISC_1_OUTM(x,m,v) \ argument
41903 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_LOW_INM(x, m) \ argument
41907 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_LOW_OUTM(x,m,v) \ argument
41921 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_HIGH_INM(x, m) \ argument
41925 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_HIGH_OUTM(x,m,v) \ argument
41939 #define HWIO_TCL_R0_ASE_GST_SIZE_INM(x, m) \ argument
41943 #define HWIO_TCL_R0_ASE_GST_SIZE_OUTM(x,m,v) \ argument
41957 #define HWIO_TCL_R0_ASE_SEARCH_CTRL_INM(x, m) \ argument
41961 #define HWIO_TCL_R0_ASE_SEARCH_CTRL_OUTM(x,m,v) \ argument
41989 #define HWIO_TCL_R0_ASE_PCIE_VC_CTRL_INM(x, m) \ argument
41993 #define HWIO_TCL_R0_ASE_PCIE_VC_CTRL_OUTM(x,m,v) \ argument
42009 #define HWIO_TCL_R0_ASE_WATCHDOG_WAR_INM(x, m) \ argument
42013 #define HWIO_TCL_R0_ASE_WATCHDOG_WAR_OUTM(x,m,v) \ argument
42029 #define HWIO_TCL_R0_ASE_WATCHDOG_ERR_INM(x, m) \ argument
42033 #define HWIO_TCL_R0_ASE_WATCHDOG_ERR_OUTM(x,m,v) \ argument
42049 #define HWIO_TCL_R0_ASE_CLKGATE_DISABLE_INM(x, m) \ argument
42053 #define HWIO_TCL_R0_ASE_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
42089 #define HWIO_TCL_R0_ASE_WRITE_BACK_PENDING_INM(x, m) \ argument
42103 #define HWIO_TCL_R1_CACHE_FLUSH_INM(x, m) \ argument
42107 #define HWIO_TCL_R1_CACHE_FLUSH_OUTM(x,m,v) \ argument
42123 #define HWIO_TCL_R1_SM_STATES_IX_0_INM(x, m) \ argument
42153 #define HWIO_TCL_R1_SM_STATES_IX_1_INM(x, m) \ argument
42185 #define HWIO_TCL_R1_SM_STATES_IX_2_INM(x, m) \ argument
42203 #define HWIO_TCL_R1_STATUS_INM(x, m) \ argument
42273 #define HWIO_TCL_R1_WDOG_SM_STATES_IX_0_INM(x, m) \ argument
42303 #define HWIO_TCL_R1_WDOG_SM_STATES_IX_1_INM(x, m) \ argument
42335 #define HWIO_TCL_R1_WDOG_SM_STATES_IX_2_INM(x, m) \ argument
42353 #define HWIO_TCL_R1_WDOG_STATUS_INM(x, m) \ argument
42423 #define HWIO_TCL_R1_EXTERNAL_BACKPRESSURE_STATUS_INM(x, m) \ argument
42465 #define HWIO_TCL_R1_IDLE_SEQUENCE_STATUS_INM(x, m) \ argument
42479 #define HWIO_TCL_R1_TESTBUS_CTRL_0_INM(x, m) \ argument
42483 #define HWIO_TCL_R1_TESTBUS_CTRL_0_OUTM(x,m,v) \ argument
42509 #define HWIO_TCL_R1_TESTBUS_LOW_INM(x, m) \ argument
42523 #define HWIO_TCL_R1_TESTBUS_HIGH_INM(x, m) \ argument
42537 #define HWIO_TCL_R1_EVENTMASK_IX_0_INM(x, m) \ argument
42541 #define HWIO_TCL_R1_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
42555 #define HWIO_TCL_R1_EVENTMASK_IX_1_INM(x, m) \ argument
42559 #define HWIO_TCL_R1_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
42573 #define HWIO_TCL_R1_EVENTMASK_IX_2_INM(x, m) \ argument
42577 #define HWIO_TCL_R1_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
42591 #define HWIO_TCL_R1_EVENTMASK_IX_3_INM(x, m) \ argument
42595 #define HWIO_TCL_R1_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
42609 #define HWIO_TCL_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
42613 #define HWIO_TCL_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
42633 #define HWIO_TCL_R1_SPARE_REGISTER_INM(x, m) \ argument
42637 #define HWIO_TCL_R1_SPARE_REGISTER_OUTM(x,m,v) \ argument
42651 #define HWIO_TCL_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
42655 #define HWIO_TCL_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
42669 #define HWIO_TCL_R1_ASE_END_OF_TEST_CHECK_INM(x, m) \ argument
42673 #define HWIO_TCL_R1_ASE_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
42687 #define HWIO_TCL_R1_ASE_DEBUG_CLEAR_COUNTERS_INM(x, m) \ argument
42691 #define HWIO_TCL_R1_ASE_DEBUG_CLEAR_COUNTERS_OUTM(x,m,v) \ argument
42705 #define HWIO_TCL_R1_ASE_DEBUG_NUM_CACHE_HITS_COUNTER_INM(x, m) \ argument
42719 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SEARCHES_COUNTER_INM(x, m) \ argument
42733 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SKIP_SEARCHES_COUNTER_INM(x, m) \ argument
42747 #define HWIO_TCL_R1_ASE_DEBUG_CACHE_OCCUPANCY_COUNTER_INM(x, m) \ argument
42763 #define HWIO_TCL_R1_ASE_DEBUG_SEARCH_STAT_COUNTER_INM(x, m) \ argument
42781 #define HWIO_TCL_R1_ASE_DEBUG_NUM_CACHE_HITS_COUNTER_1_INM(x, m) \ argument
42795 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SEARCHES_COUNTER_1_INM(x, m) \ argument
42809 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SKIP_SEARCHES_COUNTER_1_INM(x, m) \ argument
42823 #define HWIO_TCL_R1_ASE_DEBUG_SEARCH_STAT_COUNTER_1_INM(x, m) \ argument
42839 #define HWIO_TCL_R1_ASE_SM_STATES_INM(x, m) \ argument
42865 #define HWIO_TCL_R1_ASE_CACHE_DEBUG_INM(x, m) \ argument
42869 #define HWIO_TCL_R1_ASE_CACHE_DEBUG_OUTM(x,m,v) \ argument
42883 #define HWIO_TCL_R1_ASE_CACHE_DEBUG_ENTRY_STATS_INM(x, m) \ argument
42918 #define HWIO_TCL_R2_SW2TCL1_RING_HP_INM(x, m) \ argument
42922 #define HWIO_TCL_R2_SW2TCL1_RING_HP_OUTM(x,m,v) \ argument
42936 #define HWIO_TCL_R2_SW2TCL1_RING_TP_INM(x, m) \ argument
42940 #define HWIO_TCL_R2_SW2TCL1_RING_TP_OUTM(x,m,v) \ argument
42954 #define HWIO_TCL_R2_SW2TCL2_RING_HP_INM(x, m) \ argument
42958 #define HWIO_TCL_R2_SW2TCL2_RING_HP_OUTM(x,m,v) \ argument
42972 #define HWIO_TCL_R2_SW2TCL2_RING_TP_INM(x, m) \ argument
42976 #define HWIO_TCL_R2_SW2TCL2_RING_TP_OUTM(x,m,v) \ argument
42990 #define HWIO_TCL_R2_SW2TCL3_RING_HP_INM(x, m) \ argument
42994 #define HWIO_TCL_R2_SW2TCL3_RING_HP_OUTM(x,m,v) \ argument
43008 #define HWIO_TCL_R2_SW2TCL3_RING_TP_INM(x, m) \ argument
43012 #define HWIO_TCL_R2_SW2TCL3_RING_TP_OUTM(x,m,v) \ argument
43026 #define HWIO_TCL_R2_SW2TCL4_RING_HP_INM(x, m) \ argument
43030 #define HWIO_TCL_R2_SW2TCL4_RING_HP_OUTM(x,m,v) \ argument
43044 #define HWIO_TCL_R2_SW2TCL4_RING_TP_INM(x, m) \ argument
43048 #define HWIO_TCL_R2_SW2TCL4_RING_TP_OUTM(x,m,v) \ argument
43062 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_HP_INM(x, m) \ argument
43066 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_HP_OUTM(x,m,v) \ argument
43080 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_TP_INM(x, m) \ argument
43084 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_TP_OUTM(x,m,v) \ argument
43098 #define HWIO_TCL_R2_FW2TCL1_RING_HP_INM(x, m) \ argument
43102 #define HWIO_TCL_R2_FW2TCL1_RING_HP_OUTM(x,m,v) \ argument
43116 #define HWIO_TCL_R2_FW2TCL1_RING_TP_INM(x, m) \ argument
43120 #define HWIO_TCL_R2_FW2TCL1_RING_TP_OUTM(x,m,v) \ argument
43134 #define HWIO_TCL_R2_TCL2TQM_RING_HP_INM(x, m) \ argument
43138 #define HWIO_TCL_R2_TCL2TQM_RING_HP_OUTM(x,m,v) \ argument
43152 #define HWIO_TCL_R2_TCL2TQM_RING_TP_INM(x, m) \ argument
43156 #define HWIO_TCL_R2_TCL2TQM_RING_TP_OUTM(x,m,v) \ argument
43170 #define HWIO_TCL_R2_TCL_STATUS1_RING_HP_INM(x, m) \ argument
43174 #define HWIO_TCL_R2_TCL_STATUS1_RING_HP_OUTM(x,m,v) \ argument
43188 #define HWIO_TCL_R2_TCL_STATUS1_RING_TP_INM(x, m) \ argument
43192 #define HWIO_TCL_R2_TCL_STATUS1_RING_TP_OUTM(x,m,v) \ argument
43206 #define HWIO_TCL_R2_TCL2FW_RING_HP_INM(x, m) \ argument
43210 #define HWIO_TCL_R2_TCL2FW_RING_HP_OUTM(x,m,v) \ argument
43224 #define HWIO_TCL_R2_TCL2FW_RING_TP_INM(x, m) \ argument
43228 #define HWIO_TCL_R2_TCL2FW_RING_TP_OUTM(x,m,v) \ argument
43252 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_0_INM(x, m) \ argument
43268 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_1_INM(x, m) \ argument
43284 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_2_INM(x, m) \ argument
43300 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_3_INM(x, m) \ argument
43316 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_4_INM(x, m) \ argument
43332 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_5_INM(x, m) \ argument
43348 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_6_INM(x, m) \ argument
43352 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_6_OUTM(x,m,v) \ argument
43368 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_7_INM(x, m) \ argument
43372 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_7_OUTM(x,m,v) \ argument
43388 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_8_INM(x, m) \ argument
43392 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_8_OUTM(x,m,v) \ argument
43408 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_9_INM(x, m) \ argument
43412 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_9_OUTM(x,m,v) \ argument
43428 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_10_INM(x, m) \ argument
43432 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_10_OUTM(x,m,v) \ argument
43448 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_11_INM(x, m) \ argument
43452 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_11_OUTM(x,m,v) \ argument
43468 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_12_INM(x, m) \ argument
43472 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_12_OUTM(x,m,v) \ argument
43488 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_13_INM(x, m) \ argument
43492 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_13_OUTM(x,m,v) \ argument
43508 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_14_INM(x, m) \ argument
43512 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_14_OUTM(x,m,v) \ argument
43528 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_15_INM(x, m) \ argument
43532 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_15_OUTM(x,m,v) \ argument
43548 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_EN_INM(x, m) \ argument
43552 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_EN_OUTM(x,m,v) \ argument
43568 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_0_INM(x, m) \ argument
43572 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_0_OUTM(x,m,v) \ argument
43592 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_1_INM(x, m) \ argument
43596 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_1_OUTM(x,m,v) \ argument
43616 #define HWIO_CP_R0_IPV6_CONFIG_INM(x, m) \ argument
43620 #define HWIO_CP_R0_IPV6_CONFIG_OUTM(x,m,v) \ argument
43642 #define HWIO_CP_R0_COMMIT_TLV_CONFIG_INM(x, m) \ argument
43658 #define HWIO_CP_R0_CLKGATE_DISABLE_INM(x, m) \ argument
43662 #define HWIO_CP_R0_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
43696 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_0_INM(x, m) \ argument
43700 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_0_OUTM(x,m,v) \ argument
43714 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_1_INM(x, m) \ argument
43718 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_1_OUTM(x,m,v) \ argument
43732 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_2_INM(x, m) \ argument
43736 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_2_OUTM(x,m,v) \ argument
43750 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_3_INM(x, m) \ argument
43754 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_3_OUTM(x,m,v) \ argument
43768 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_0_INM(x, m) \ argument
43772 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_0_OUTM(x,m,v) \ argument
43786 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_1_INM(x, m) \ argument
43790 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_1_OUTM(x,m,v) \ argument
43804 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_2_INM(x, m) \ argument
43808 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_2_OUTM(x,m,v) \ argument
43822 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_3_INM(x, m) \ argument
43826 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_3_OUTM(x,m,v) \ argument
43840 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_4_INM(x, m) \ argument
43844 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_4_OUTM(x,m,v) \ argument
43858 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_5_INM(x, m) \ argument
43862 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_5_OUTM(x,m,v) \ argument
43876 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_6_INM(x, m) \ argument
43880 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_6_OUTM(x,m,v) \ argument
43894 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_7_INM(x, m) \ argument
43898 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_7_OUTM(x,m,v) \ argument
43912 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_8_INM(x, m) \ argument
43916 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_8_OUTM(x,m,v) \ argument
43930 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_9_INM(x, m) \ argument
43934 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_9_OUTM(x,m,v) \ argument
43948 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IPV6_INM(x, m) \ argument
43952 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IPV6_OUTM(x,m,v) \ argument
43968 #define HWIO_CP_R0_MISC_CONFIG_INM(x, m) \ argument
43972 #define HWIO_CP_R0_MISC_CONFIG_OUTM(x,m,v) \ argument
44002 #define HWIO_CP_R0_WATCHDOG_TIMER_INM(x, m) \ argument
44006 #define HWIO_CP_R0_WATCHDOG_TIMER_OUTM(x,m,v) \ argument
44022 #define HWIO_CP_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
44026 #define HWIO_CP_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
44046 #define HWIO_CP_R1_SM_STATES_INM(x, m) \ argument
44064 #define HWIO_CP_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
44068 #define HWIO_CP_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
44092 #define HWIO_UMAC_NOC_ERL_SWID_LOW_INM(x, m) \ argument
44108 #define HWIO_UMAC_NOC_ERL_SWID_HIGH_INM(x, m) \ argument
44122 #define HWIO_UMAC_NOC_ERL_MAINCTL_LOW_INM(x, m) \ argument
44126 #define HWIO_UMAC_NOC_ERL_MAINCTL_LOW_OUTM(x,m,v) \ argument
44144 #define HWIO_UMAC_NOC_ERL_ERRVLD_LOW_INM(x, m) \ argument
44170 #define HWIO_UMAC_NOC_ERL_ERRLOG0_LOW_INM(x, m) \ argument
44198 #define HWIO_UMAC_NOC_ERL_ERRLOG0_HIGH_INM(x, m) \ argument
44214 #define HWIO_UMAC_NOC_ERL_ERRLOG1_LOW_INM(x, m) \ argument
44228 #define HWIO_UMAC_NOC_ERL_ERRLOG1_HIGH_INM(x, m) \ argument
44242 #define HWIO_UMAC_NOC_ERL_ERRLOG2_LOW_INM(x, m) \ argument
44256 #define HWIO_UMAC_NOC_ERL_ERRLOG2_HIGH_INM(x, m) \ argument
44270 #define HWIO_UMAC_NOC_ERL_ERRLOG3_LOW_INM(x, m) \ argument
44284 #define HWIO_UMAC_NOC_ERL_ERRLOG3_HIGH_INM(x, m) \ argument
44298 #define HWIO_UMAC_NOC_DCD_SWID_LOW_INM(x, m) \ argument
44314 #define HWIO_UMAC_NOC_DCD_SWID_HIGH_INM(x, m) \ argument
44328 #define HWIO_UMAC_NOC_DCD_MAXDIV_LOW_INM(x, m) \ argument
44332 #define HWIO_UMAC_NOC_DCD_MAXDIV_LOW_OUTM(x,m,v) \ argument
44346 #define HWIO_UMAC_NOC_DCD_FIRSTHYSTCNT_LOW_INM(x, m) \ argument
44350 #define HWIO_UMAC_NOC_DCD_FIRSTHYSTCNT_LOW_OUTM(x,m,v) \ argument
44364 #define HWIO_UMAC_NOC_DCD_NEXTHYSTCNT_LOW_INM(x, m) \ argument
44368 #define HWIO_UMAC_NOC_DCD_NEXTHYSTCNT_LOW_OUTM(x,m,v) \ argument
44382 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_SWID_LOW_INM(x, m) \ argument
44398 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_SWID_HIGH_INM(x, m) \ argument
44412 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FAULTINEN0_LOW_INM(x, m) \ argument
44416 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FAULTINEN0_LOW_OUTM(x,m,v) \ argument
44460 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FAULTINSTATUS0_LOW_INM(x, m) \ argument
44568 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FLAGOUTSTATUS0_LOW_INM(x, m) \ argument
44602 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_SENSEIN0_LOW_INM(x, m) \ argument
44636 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_SWID_LOW_INM(x, m) \ argument
44652 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_SWID_HIGH_INM(x, m) \ argument
44666 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FAULTINEN0_LOW_INM(x, m) \ argument
44670 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FAULTINEN0_LOW_OUTM(x,m,v) \ argument
44692 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FAULTINSTATUS0_LOW_INM(x, m) \ argument
44826 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FLAGOUTSTATUS0_LOW_INM(x, m) \ argument
44884 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_SENSEIN0_LOW_INM(x, m) \ argument
44932 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SWID_LOW_INM(x, m) \ argument
44948 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SWID_HIGH_INM(x, m) \ argument
44962 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
44966 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
44992 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
45008 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
45012 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
45028 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
45032 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
45052 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
45056 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
45076 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
45080 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
45096 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SWID_LOW_INM(x, m) \ argument
45112 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SWID_HIGH_INM(x, m) \ argument
45126 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
45130 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
45154 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
45170 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
45174 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
45190 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
45194 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
45214 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
45218 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
45238 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
45242 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
45258 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SWID_LOW_INM(x, m) \ argument
45274 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SWID_HIGH_INM(x, m) \ argument
45288 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
45292 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
45316 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
45332 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
45336 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
45352 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
45356 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
45376 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
45380 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
45400 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
45404 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
45420 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SWID_LOW_INM(x, m) \ argument
45436 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SWID_HIGH_INM(x, m) \ argument
45450 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
45454 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
45478 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
45494 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
45498 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
45514 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
45518 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
45538 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
45542 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
45562 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
45566 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
45582 #define HWIO_UMAC_NOC_STP_SWID_LOW_INM(x, m) \ argument
45598 #define HWIO_UMAC_NOC_STP_SWID_HIGH_INM(x, m) \ argument
45612 #define HWIO_UMAC_NOC_STP_ATBEN_LOW_INM(x, m) \ argument
45616 #define HWIO_UMAC_NOC_STP_ATBEN_LOW_OUTM(x,m,v) \ argument
45630 #define HWIO_UMAC_NOC_STP_ATBID_LOW_INM(x, m) \ argument
45634 #define HWIO_UMAC_NOC_STP_ATBID_LOW_OUTM(x,m,v) \ argument
45648 #define HWIO_UMAC_NOC_STP_SYNCOUTPERIOD_LOW_INM(x, m) \ argument
45652 #define HWIO_UMAC_NOC_STP_SYNCOUTPERIOD_LOW_OUTM(x,m,v) \ argument
45666 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_SWID_LOW_INM(x, m) \ argument
45682 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
45696 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
45700 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
45722 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
45726 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
45742 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
45772 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
45776 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
45792 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
45796 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
45810 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
45814 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
45828 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
45832 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
45846 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
45850 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
45864 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
45868 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
45882 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
45886 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
45900 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
45904 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
45918 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
45922 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
45944 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
45948 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
45968 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
45972 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
45986 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
45990 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
46004 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
46008 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
46022 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
46026 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
46040 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
46044 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
46058 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
46062 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
46076 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
46080 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
46094 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
46098 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
46112 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
46116 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
46138 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
46142 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
46162 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
46166 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
46180 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
46184 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
46198 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_SWID_LOW_INM(x, m) \ argument
46214 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
46228 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
46232 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
46254 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
46258 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
46274 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
46304 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
46308 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
46324 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
46328 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
46342 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
46346 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
46360 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
46364 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
46378 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
46382 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
46396 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
46400 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
46414 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
46418 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
46432 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
46436 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
46450 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
46454 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
46476 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
46480 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
46500 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
46504 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
46518 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
46522 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
46536 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
46540 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
46554 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
46558 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
46572 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
46576 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
46590 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
46594 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
46608 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
46612 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
46626 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
46630 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
46644 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
46648 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
46670 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
46674 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
46694 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
46698 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
46712 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
46716 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
46730 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_SWID_LOW_INM(x, m) \ argument
46746 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
46760 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
46764 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
46786 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
46790 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
46806 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
46836 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
46840 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
46856 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
46860 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
46874 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
46878 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
46892 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
46896 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
46910 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
46914 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
46928 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
46932 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
46946 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
46950 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
46964 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
46968 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
46982 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
46986 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
47008 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
47012 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
47032 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
47036 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
47050 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
47054 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
47068 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
47072 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
47086 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
47090 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
47104 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
47108 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
47122 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
47126 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
47140 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
47144 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
47158 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
47162 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
47176 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
47180 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
47202 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
47206 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
47226 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
47230 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
47244 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
47248 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
47262 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_SWID_LOW_INM(x, m) \ argument
47278 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
47292 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
47296 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
47318 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
47322 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
47338 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
47368 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
47372 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
47388 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
47392 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
47406 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
47410 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
47424 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
47428 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
47442 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
47446 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
47460 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
47464 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
47478 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
47482 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
47496 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
47500 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
47514 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
47518 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
47540 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
47544 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
47564 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
47568 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
47582 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
47586 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
47600 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
47604 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
47618 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
47622 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
47636 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
47640 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
47654 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
47658 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
47672 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
47676 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
47690 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
47694 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
47708 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
47712 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
47734 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
47738 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
47758 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
47762 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
47776 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
47780 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
47794 #define HWIO_UMAC_NOC_EC_SWID_LOW_INM(x, m) \ argument
47810 #define HWIO_UMAC_NOC_EC_SWID_HIGH_INM(x, m) \ argument
47824 #define HWIO_UMAC_NOC_EC_MAINCTL_LOW_INM(x, m) \ argument
47828 #define HWIO_UMAC_NOC_EC_MAINCTL_LOW_OUTM(x,m,v) \ argument
47858 #define HWIO_UMAC_NOC_EC_DUMPPERIOD_LOW_INM(x, m) \ argument
47862 #define HWIO_UMAC_NOC_EC_DUMPPERIOD_LOW_OUTM(x,m,v) \ argument
47876 #define HWIO_UMAC_NOC_EC_DUMPTHR_LOW_INM(x, m) \ argument
47880 #define HWIO_UMAC_NOC_EC_DUMPTHR_LOW_OUTM(x,m,v) \ argument
47894 #define HWIO_UMAC_NOC_EC_ALARMMIN_LOW_INM(x, m) \ argument
47898 #define HWIO_UMAC_NOC_EC_ALARMMIN_LOW_OUTM(x,m,v) \ argument
47912 #define HWIO_UMAC_NOC_EC_ALARMMAX_LOW_INM(x, m) \ argument
47916 #define HWIO_UMAC_NOC_EC_ALARMMAX_LOW_OUTM(x,m,v) \ argument
47930 #define HWIO_UMAC_NOC_EC_ALARMSTATUS_LOW_INM(x, m) \ argument
47956 #define HWIO_UMAC_NOC_EC_ALARMEN_LOW_INM(x, m) \ argument
47960 #define HWIO_UMAC_NOC_EC_ALARMEN_LOW_OUTM(x,m,v) \ argument
47986 #define HWIO_UMAC_NOC_EC_COUNTER0CTL_LOW_INM(x, m) \ argument
47990 #define HWIO_UMAC_NOC_EC_COUNTER0CTL_LOW_OUTM(x,m,v) \ argument
48008 #define HWIO_UMAC_NOC_EC_COUNTER0VAL_LOW_INM(x, m) \ argument
48022 #define HWIO_UMAC_NOC_EC_COUNTER1CTL_LOW_INM(x, m) \ argument
48026 #define HWIO_UMAC_NOC_EC_COUNTER1CTL_LOW_OUTM(x,m,v) \ argument
48044 #define HWIO_UMAC_NOC_EC_COUNTER1VAL_LOW_INM(x, m) \ argument
48058 #define HWIO_UMAC_NOC_EC_COUNTER2CTL_LOW_INM(x, m) \ argument
48062 #define HWIO_UMAC_NOC_EC_COUNTER2CTL_LOW_OUTM(x,m,v) \ argument
48080 #define HWIO_UMAC_NOC_EC_COUNTER2VAL_LOW_INM(x, m) \ argument
48094 #define HWIO_UMAC_NOC_EC_COUNTER3CTL_LOW_INM(x, m) \ argument
48098 #define HWIO_UMAC_NOC_EC_COUNTER3CTL_LOW_OUTM(x,m,v) \ argument
48116 #define HWIO_UMAC_NOC_EC_COUNTER3VAL_LOW_INM(x, m) \ argument
48130 #define HWIO_UMAC_NOC_EC_COUNTER4CTL_LOW_INM(x, m) \ argument
48134 #define HWIO_UMAC_NOC_EC_COUNTER4CTL_LOW_OUTM(x,m,v) \ argument
48152 #define HWIO_UMAC_NOC_EC_COUNTER4VAL_LOW_INM(x, m) \ argument
48166 #define HWIO_UMAC_NOC_EC_COUNTER5CTL_LOW_INM(x, m) \ argument
48170 #define HWIO_UMAC_NOC_EC_COUNTER5CTL_LOW_OUTM(x,m,v) \ argument
48188 #define HWIO_UMAC_NOC_EC_COUNTER5VAL_LOW_INM(x, m) \ argument
48202 #define HWIO_UMAC_NOC_EC_COUNTER6CTL_LOW_INM(x, m) \ argument
48206 #define HWIO_UMAC_NOC_EC_COUNTER6CTL_LOW_OUTM(x,m,v) \ argument
48224 #define HWIO_UMAC_NOC_EC_COUNTER6VAL_LOW_INM(x, m) \ argument
48238 #define HWIO_UMAC_NOC_EC_COUNTER7CTL_LOW_INM(x, m) \ argument
48242 #define HWIO_UMAC_NOC_EC_COUNTER7CTL_LOW_OUTM(x,m,v) \ argument
48260 #define HWIO_UMAC_NOC_EC_COUNTER7VAL_LOW_INM(x, m) \ argument
48274 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_SWID_LOW_INM(x, m) \ argument
48290 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_SWID_HIGH_INM(x, m) \ argument
48304 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_MAINCTL_LOW_INM(x, m) \ argument
48308 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
48344 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_DUMPTHR_LOW_INM(x, m) \ argument
48348 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_DUMPTHR_LOW_OUTM(x,m,v) \ argument
48362 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_BIN_LOW_INM(x, m) \ argument
48366 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_BIN_LOW_OUTM(x,m,v) \ argument
48384 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_AVLATENCY_LOW_INM(x, m) \ argument
48398 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_AVLATENCY_HIGH_INM(x, m) \ argument
48414 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN0_LOW_INM(x, m) \ argument
48428 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN1_LOW_INM(x, m) \ argument
48442 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN2_LOW_INM(x, m) \ argument
48456 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN3_LOW_INM(x, m) \ argument
48470 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN4_LOW_INM(x, m) \ argument
48484 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN5_LOW_INM(x, m) \ argument
48498 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN6_LOW_INM(x, m) \ argument
48512 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN7_LOW_INM(x, m) \ argument
48526 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_LATMAX_LOW_INM(x, m) \ argument
48540 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_LOW_INM(x, m) \ argument
48544 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
48558 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_HIGH_INM(x, m) \ argument
48562 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
48576 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_LOW_INM(x, m) \ argument
48580 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
48594 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_HIGH_INM(x, m) \ argument
48598 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
48612 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_OPCODE_LOW_INM(x, m) \ argument
48616 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_OPCODE_LOW_OUTM(x,m,v) \ argument
48638 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_BASE_LOW_INM(x, m) \ argument
48642 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
48656 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_MASK_LOW_INM(x, m) \ argument
48660 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
48684 #define HWIO_UMAC_ACMT_CTRL_INM(x, m) \ argument
48688 #define HWIO_UMAC_ACMT_CTRL_OUTM(x,m,v) \ argument
48702 #define HWIO_UMAC_ACMT_INTR_ENABLE_INM(x, m) \ argument
48706 #define HWIO_UMAC_ACMT_INTR_ENABLE_OUTM(x,m,v) \ argument
48720 #define HWIO_UMAC_ACMT_INTR_STATUS_INM(x, m) \ argument
48746 #define HWIO_UMAC_ACMT_DEBUG0_INM(x, m) \ argument
48760 #define HWIO_UMAC_ACMT_DEBUG1_INM(x, m) \ argument
48774 #define HWIO_UMAC_ACMT_CFG_INM(x, m) \ argument
48790 #define HWIO_UMAC_ACMT_NOC_TSLV_CTRL_INM(x, m) \ argument
48794 #define HWIO_UMAC_ACMT_NOC_TSLV_CTRL_OUTM(x,m,v) \ argument
48812 #define HWIO_UMAC_ACMT_NOC_TESTBUS_SEL_INM(x, m) \ argument
48816 #define HWIO_UMAC_ACMT_NOC_TESTBUS_SEL_OUTM(x,m,v) \ argument
48830 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE0_INM(x, m) \ argument
48834 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE0_OUTM(x,m,v) \ argument
48850 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE1_INM(x, m) \ argument
48854 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE1_OUTM(x,m,v) \ argument
48870 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE2_INM(x, m) \ argument
48874 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE2_OUTM(x,m,v) \ argument
48890 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE3_INM(x, m) \ argument
48894 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE3_OUTM(x,m,v) \ argument
48910 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE4_INM(x, m) \ argument
48914 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE4_OUTM(x,m,v) \ argument
48930 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE5_INM(x, m) \ argument
48934 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE5_OUTM(x,m,v) \ argument
48950 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE6_INM(x, m) \ argument
48954 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE6_OUTM(x,m,v) \ argument
48970 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE7_INM(x, m) \ argument
48974 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE7_OUTM(x,m,v) \ argument
48990 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE8_INM(x, m) \ argument
48994 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE8_OUTM(x,m,v) \ argument
49010 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE9_INM(x, m) \ argument
49014 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE9_OUTM(x,m,v) \ argument
49030 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE10_INM(x, m) \ argument
49034 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE10_OUTM(x,m,v) \ argument
49050 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE11_INM(x, m) \ argument
49054 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE11_OUTM(x,m,v) \ argument
49070 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE12_INM(x, m) \ argument
49074 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE12_OUTM(x,m,v) \ argument
49090 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE13_INM(x, m) \ argument
49094 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE13_OUTM(x,m,v) \ argument
49110 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE14_INM(x, m) \ argument
49114 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE14_OUTM(x,m,v) \ argument
49130 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE15_INM(x, m) \ argument
49134 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE15_OUTM(x,m,v) \ argument