Lines Matching refs:HNS3_PMU_DLY_EVT_PAIR
426 #define HNS3_PMU_DLY_EVT_PAIR(_name, _macro) \ macro
547 HNS3_PMU_DLY_EVT_PAIR(dly_tx_push_to_mac, TX_PUSH),
548 HNS3_PMU_DLY_EVT_PAIR(dly_tx_normal_to_mac, TX),
549 HNS3_PMU_DLY_EVT_PAIR(dly_ssu_tx_th_nic, SSU_TX_NIC),
550 HNS3_PMU_DLY_EVT_PAIR(dly_ssu_tx_th_roce, SSU_TX_ROCE),
551 HNS3_PMU_DLY_EVT_PAIR(dly_ssu_rx_th_nic, SSU_RX_NIC),
552 HNS3_PMU_DLY_EVT_PAIR(dly_ssu_rx_th_roce, SSU_RX_ROCE),
553 HNS3_PMU_DLY_EVT_PAIR(dly_rpu, RPU),
554 HNS3_PMU_DLY_EVT_PAIR(dly_tpu, TPU),
555 HNS3_PMU_DLY_EVT_PAIR(dly_rpe, RPE),
556 HNS3_PMU_DLY_EVT_PAIR(dly_tpe_normal, TPE),
557 HNS3_PMU_DLY_EVT_PAIR(dly_tpe_push, TPE_PUSH),
558 HNS3_PMU_DLY_EVT_PAIR(dly_wr_fbd, WR_FBD),
559 HNS3_PMU_DLY_EVT_PAIR(dly_wr_ebd, WR_EBD),
560 HNS3_PMU_DLY_EVT_PAIR(dly_rd_fbd, RD_FBD),
561 HNS3_PMU_DLY_EVT_PAIR(dly_rd_ebd, RD_EBD),
562 HNS3_PMU_DLY_EVT_PAIR(dly_rd_pay_m0, RD_PAY_M0),
563 HNS3_PMU_DLY_EVT_PAIR(dly_rd_pay_m1, RD_PAY_M1),
564 HNS3_PMU_DLY_EVT_PAIR(dly_wr_pay_m0, WR_PAY_M0),
565 HNS3_PMU_DLY_EVT_PAIR(dly_wr_pay_m1, WR_PAY_M1),
566 HNS3_PMU_DLY_EVT_PAIR(dly_msix_write, MSIX_WRITE),