Lines Matching full:inta

1713 	u32 inta;  in iwl_pcie_int_cause_non_ict()  local
1720 inta = iwl_read32(trans, CSR_INT); in iwl_pcie_int_cause_non_ict()
1723 return inta; in iwl_pcie_int_cause_non_ict()
1732 * stop using INTA register to get device's interrupt, reading this register
1742 u32 inta; in iwl_pcie_int_cause_ict() local
1787 inta = (0xff & val) | ((0xff00 & val) << 16); in iwl_pcie_int_cause_ict()
1788 return inta; in iwl_pcie_int_cause_ict()
1836 u32 inta = 0; in iwl_pcie_irq_handler() local
1848 inta = iwl_pcie_int_cause_ict(trans); in iwl_pcie_irq_handler()
1850 inta = iwl_pcie_int_cause_non_ict(trans); in iwl_pcie_irq_handler()
1854 "ISR inta 0x%08x, enabled 0x%08x(sw), enabled(hw) 0x%08x, fh 0x%08x\n", in iwl_pcie_irq_handler()
1855 inta, trans_pcie->inta_mask, in iwl_pcie_irq_handler()
1858 if (inta & (~trans_pcie->inta_mask)) in iwl_pcie_irq_handler()
1861 inta & (~trans_pcie->inta_mask)); in iwl_pcie_irq_handler()
1864 inta &= trans_pcie->inta_mask; in iwl_pcie_irq_handler()
1871 if (unlikely(!inta)) { in iwl_pcie_irq_handler()
1872 IWL_DEBUG_ISR(trans, "Ignore interrupt, inta == 0\n"); in iwl_pcie_irq_handler()
1884 if (unlikely(inta == 0xFFFFFFFF || iwl_trans_is_hw_error_value(inta))) { in iwl_pcie_irq_handler()
1889 IWL_WARN(trans, "HARDWARE GONE?? INTA == 0x%08x\n", inta); in iwl_pcie_irq_handler()
1905 iwl_write32(trans, CSR_INT, inta | ~trans_pcie->inta_mask); in iwl_pcie_irq_handler()
1908 IWL_DEBUG_ISR(trans, "inta 0x%08x, enabled 0x%08x\n", in iwl_pcie_irq_handler()
1909 inta, iwl_read32(trans, CSR_INT_MASK)); in iwl_pcie_irq_handler()
1914 if (inta & CSR_INT_BIT_HW_ERR) { in iwl_pcie_irq_handler()
1929 if (inta & CSR_INT_BIT_SCD) { in iwl_pcie_irq_handler()
1936 if (inta & CSR_INT_BIT_ALIVE) { in iwl_pcie_irq_handler()
1951 inta &= ~(CSR_INT_BIT_SCD | CSR_INT_BIT_ALIVE); in iwl_pcie_irq_handler()
1954 if (inta & CSR_INT_BIT_RF_KILL) { in iwl_pcie_irq_handler()
1960 if (inta & CSR_INT_BIT_CT_KILL) { in iwl_pcie_irq_handler()
1967 if (inta & CSR_INT_BIT_SW_ERR) { in iwl_pcie_irq_handler()
1969 " Restarting 0x%X.\n", inta); in iwl_pcie_irq_handler()
1976 if (inta & CSR_INT_BIT_WAKEUP) { in iwl_pcie_irq_handler()
1989 if (inta & (CSR_INT_BIT_FH_RX | CSR_INT_BIT_SW_RX | in iwl_pcie_irq_handler()
1992 if (inta & (CSR_INT_BIT_FH_RX | CSR_INT_BIT_SW_RX)) { in iwl_pcie_irq_handler()
1997 if (inta & CSR_INT_BIT_RX_PERIODIC) { in iwl_pcie_irq_handler()
2024 if (inta & (CSR_INT_BIT_FH_RX | CSR_INT_BIT_SW_RX)) in iwl_pcie_irq_handler()
2039 if (inta & CSR_INT_BIT_FH_TX) { in iwl_pcie_irq_handler()
2054 if (inta & ~handled) { in iwl_pcie_irq_handler()
2055 IWL_ERR(trans, "Unhandled INTA bits 0x%08x\n", inta & ~handled); in iwl_pcie_irq_handler()
2059 if (inta & ~(trans_pcie->inta_mask)) { in iwl_pcie_irq_handler()
2060 IWL_WARN(trans, "Disabled INTA bits 0x%08x were pending\n", in iwl_pcie_irq_handler()
2061 inta & ~trans_pcie->inta_mask); in iwl_pcie_irq_handler()
2226 IWL_DEBUG_ISR(trans, "Ignore interrupt, inta == 0\n"); in iwl_pcie_irq_msix_handler()