Lines Matching refs:RGMII_IO_MACRO_CONFIG
14 #define RGMII_IO_MACRO_CONFIG 0x0 macro
153 rgmii_readl(ethqos, RGMII_IO_MACRO_CONFIG)); in rgmii_dump()
217 RGMII_CONFIG_FUNC_CLK_EN, RGMII_IO_MACRO_CONFIG); in ethqos_set_func_clk_en()
221 { .offset = RGMII_IO_MACRO_CONFIG, .value = 0x00C01343 },
237 { .offset = RGMII_IO_MACRO_CONFIG, .value = 0x40C01343 },
253 { .offset = RGMII_IO_MACRO_CONFIG, .value = 0x40c01343 },
285 { .offset = RGMII_IO_MACRO_CONFIG, .value = 0x40c01343 },
426 0, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
431 RGMII_CONFIG_DDR_MODE, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
433 0, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
436 RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
438 RGMII_CONFIG_PROG_SWAP, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
466 loopback, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
471 RGMII_CONFIG_DDR_MODE, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
474 RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
476 0, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
478 0, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
484 BIT(6), RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
506 loopback, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
511 RGMII_CONFIG_DDR_MODE, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
514 RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
516 0, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
518 0, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
525 RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
545 loopback, RGMII_IO_MACRO_CONFIG); in ethqos_rgmii_macro_init()
678 RGMII_IO_MACRO_CONFIG); in ethqos_configure_sgmii()