Lines Matching refs:XE_REG
46 #define RING_TAIL(base) XE_REG((base) + 0x30)
49 #define RING_HEAD(base) XE_REG((base) + 0x34)
52 #define RING_START(base) XE_REG((base) + 0x38)
54 #define RING_CTL(base) XE_REG((base) + 0x3c)
58 #define RING_START_UDW(base) XE_REG((base) + 0x48)
60 #define RING_PSMI_CTL(base) XE_REG((base) + 0x50, XE_REG_OPTION_MASKED)
65 #define RING_PWRCTX_MAXCNT(base) XE_REG((base) + 0x54)
68 #define RING_ACTHD_UDW(base) XE_REG((base) + 0x5c)
69 #define RING_DMA_FADD_UDW(base) XE_REG((base) + 0x60)
70 #define RING_IPEHR(base) XE_REG((base) + 0x68)
71 #define RING_INSTDONE(base) XE_REG((base) + 0x6c)
72 #define RING_ACTHD(base) XE_REG((base) + 0x74)
73 #define RING_DMA_FADD(base) XE_REG((base) + 0x78)
74 #define RING_HWS_PGA(base) XE_REG((base) + 0x80)
75 #define RING_HWSTAM(base) XE_REG((base) + 0x98)
76 #define RING_MI_MODE(base) XE_REG((base) + 0x9c)
77 #define RING_NOPID(base) XE_REG((base) + 0x94)
79 #define FF_THREAD_MODE(base) XE_REG((base) + 0xa0)
82 #define RING_INT_SRC_RPT_PTR(base) XE_REG((base) + 0xa4)
83 #define RING_IMR(base) XE_REG((base) + 0xa8)
84 #define RING_INT_STATUS_RPT_PTR(base) XE_REG((base) + 0xac)
86 #define RING_EIR(base) XE_REG((base) + 0xb0)
87 #define RING_EMR(base) XE_REG((base) + 0xb4)
88 #define RING_ESR(base) XE_REG((base) + 0xb8)
90 #define INSTPM(base) XE_REG((base) + 0xc0, XE_REG_OPTION_MASKED)
93 #define RING_CMD_CCTL(base) XE_REG((base) + 0xc4, XE_REG_OPTION_MASKED)
104 #define CSFE_CHICKEN1(base) XE_REG((base) + 0xd4, XE_REG_OPTION_MASKED)
109 #define FF_SLICE_CS_CHICKEN1(base) XE_REG((base) + 0xe0, XE_REG_OPTION_MASKED)
112 #define CS_DEBUG_MODE1(base) XE_REG((base) + 0xec, XE_REG_OPTION_MASKED)
116 #define INDIRECT_RING_STATE(base) XE_REG((base) + 0x108)
118 #define RING_BBADDR(base) XE_REG((base) + 0x140)
119 #define RING_BBADDR_UDW(base) XE_REG((base) + 0x168)
121 #define BCS_SWCTRL(base) XE_REG((base) + 0x200, XE_REG_OPTION_MASKED)
125 #define BLIT_CCTL(base) XE_REG((base) + 0x204)
129 #define RING_EXECLIST_STATUS_LO(base) XE_REG((base) + 0x234)
130 #define RING_EXECLIST_STATUS_HI(base) XE_REG((base) + 0x234 + 4)
132 #define RING_CONTEXT_CONTROL(base) XE_REG((base) + 0x244, XE_REG_OPTION_MASKED)
139 #define RING_MODE(base) XE_REG((base) + 0x29c)
142 #define RING_TIMESTAMP(base) XE_REG((base) + 0x358)
144 #define RING_TIMESTAMP_UDW(base) XE_REG((base) + 0x358 + 4)
149 #define RING_CTX_TIMESTAMP(base) XE_REG((base) + 0x3a8)
150 #define CSBE_DEBUG_STATUS(base) XE_REG((base) + 0x3fc)
152 #define RING_FORCE_TO_NONPRIV(base, i) XE_REG(((base) + 0x4d0) + (i) * 4)
170 #define RING_EXECLIST_SQ_CONTENTS_LO(base) XE_REG((base) + 0x510)
171 #define RING_EXECLIST_SQ_CONTENTS_HI(base) XE_REG((base) + 0x510 + 4)
173 #define RING_EXECLIST_CONTROL(base) XE_REG((base) + 0x550)
176 #define CS_CHICKEN1(base) XE_REG((base) + 0x580, XE_REG_OPTION_MASKED)
184 #define VDBOX_CGCTL3F08(base) XE_REG((base) + 0x3f08)
187 #define VDBOX_CGCTL3F10(base) XE_REG((base) + 0x3f10)
190 #define VDBOX_CGCTL3F18(base) XE_REG((base) + 0x3f18)
193 #define VDBOX_CGCTL3F1C(base) XE_REG((base) + 0x3f1c)