Lines Matching defs:x
69 #define S_0000F0_SOFT_RESET_CP(x) (((x) & 0x1) << 0) argument
70 #define G_0000F0_SOFT_RESET_CP(x) (((x) >> 0) & 0x1) argument
72 #define S_0000F0_SOFT_RESET_HI(x) (((x) & 0x1) << 1) argument
73 #define G_0000F0_SOFT_RESET_HI(x) (((x) >> 1) & 0x1) argument
75 #define S_0000F0_SOFT_RESET_SE(x) (((x) & 0x1) << 2) argument
76 #define G_0000F0_SOFT_RESET_SE(x) (((x) >> 2) & 0x1) argument
78 #define S_0000F0_SOFT_RESET_RE(x) (((x) & 0x1) << 3) argument
79 #define G_0000F0_SOFT_RESET_RE(x) (((x) >> 3) & 0x1) argument
81 #define S_0000F0_SOFT_RESET_PP(x) (((x) & 0x1) << 4) argument
82 #define G_0000F0_SOFT_RESET_PP(x) (((x) >> 4) & 0x1) argument
84 #define S_0000F0_SOFT_RESET_E2(x) (((x) & 0x1) << 5) argument
85 #define G_0000F0_SOFT_RESET_E2(x) (((x) >> 5) & 0x1) argument
87 #define S_0000F0_SOFT_RESET_RB(x) (((x) & 0x1) << 6) argument
88 #define G_0000F0_SOFT_RESET_RB(x) (((x) >> 6) & 0x1) argument
90 #define S_0000F0_SOFT_RESET_HDP(x) (((x) & 0x1) << 7) argument
91 #define G_0000F0_SOFT_RESET_HDP(x) (((x) >> 7) & 0x1) argument
93 #define S_0000F0_SOFT_RESET_MC(x) (((x) & 0x1) << 8) argument
94 #define G_0000F0_SOFT_RESET_MC(x) (((x) >> 8) & 0x1) argument
96 #define S_0000F0_SOFT_RESET_AIC(x) (((x) & 0x1) << 9) argument
97 #define G_0000F0_SOFT_RESET_AIC(x) (((x) >> 9) & 0x1) argument
99 #define S_0000F0_SOFT_RESET_VIP(x) (((x) & 0x1) << 10) argument
100 #define G_0000F0_SOFT_RESET_VIP(x) (((x) >> 10) & 0x1) argument
102 #define S_0000F0_SOFT_RESET_DISP(x) (((x) & 0x1) << 11) argument
103 #define G_0000F0_SOFT_RESET_DISP(x) (((x) >> 11) & 0x1) argument
105 #define S_0000F0_SOFT_RESET_CG(x) (((x) & 0x1) << 12) argument
106 #define G_0000F0_SOFT_RESET_CG(x) (((x) >> 12) & 0x1) argument
109 #define S_000030_BUS_DBL_RESYNC(x) (((x) & 0x1) << 0) argument
110 #define G_000030_BUS_DBL_RESYNC(x) (((x) >> 0) & 0x1) argument
112 #define S_000030_BUS_MSTR_RESET(x) (((x) & 0x1) << 1) argument
113 #define G_000030_BUS_MSTR_RESET(x) (((x) >> 1) & 0x1) argument
115 #define S_000030_BUS_FLUSH_BUF(x) (((x) & 0x1) << 2) argument
116 #define G_000030_BUS_FLUSH_BUF(x) (((x) >> 2) & 0x1) argument
118 #define S_000030_BUS_STOP_REQ_DIS(x) (((x) & 0x1) << 3) argument
119 #define G_000030_BUS_STOP_REQ_DIS(x) (((x) >> 3) & 0x1) argument
121 #define S_000030_BUS_PM4_READ_COMBINE_EN(x) (((x) & 0x1) << 4) argument
122 #define G_000030_BUS_PM4_READ_COMBINE_EN(x) (((x) >> 4) & 0x1) argument
124 #define S_000030_BUS_WRT_COMBINE_EN(x) (((x) & 0x1) << 5) argument
125 #define G_000030_BUS_WRT_COMBINE_EN(x) (((x) >> 5) & 0x1) argument
127 #define S_000030_BUS_MASTER_DIS(x) (((x) & 0x1) << 6) argument
128 #define G_000030_BUS_MASTER_DIS(x) (((x) >> 6) & 0x1) argument
130 #define S_000030_BIOS_ROM_WRT_EN(x) (((x) & 0x1) << 7) argument
131 #define G_000030_BIOS_ROM_WRT_EN(x) (((x) >> 7) & 0x1) argument
133 #define S_000030_BM_DAC_CRIPPLE(x) (((x) & 0x1) << 8) argument
134 #define G_000030_BM_DAC_CRIPPLE(x) (((x) >> 8) & 0x1) argument
136 #define S_000030_BUS_NON_PM4_READ_COMBINE_EN(x) (((x) & 0x1) << 9) argument
137 #define G_000030_BUS_NON_PM4_READ_COMBINE_EN(x) (((x) >> 9) & 0x1) argument
139 #define S_000030_BUS_XFERD_DISCARD_EN(x) (((x) & 0x1) << 10) argument
140 #define G_000030_BUS_XFERD_DISCARD_EN(x) (((x) >> 10) & 0x1) argument
142 #define S_000030_BUS_SGL_READ_DISABLE(x) (((x) & 0x1) << 11) argument
143 #define G_000030_BUS_SGL_READ_DISABLE(x) (((x) >> 11) & 0x1) argument
145 #define S_000030_BIOS_DIS_ROM(x) (((x) & 0x1) << 12) argument
146 #define G_000030_BIOS_DIS_ROM(x) (((x) >> 12) & 0x1) argument
148 #define S_000030_BUS_PCI_READ_RETRY_EN(x) (((x) & 0x1) << 13) argument
149 #define G_000030_BUS_PCI_READ_RETRY_EN(x) (((x) >> 13) & 0x1) argument
151 #define S_000030_BUS_AGP_AD_STEPPING_EN(x) (((x) & 0x1) << 14) argument
152 #define G_000030_BUS_AGP_AD_STEPPING_EN(x) (((x) >> 14) & 0x1) argument
154 #define S_000030_BUS_PCI_WRT_RETRY_EN(x) (((x) & 0x1) << 15) argument
155 #define G_000030_BUS_PCI_WRT_RETRY_EN(x) (((x) >> 15) & 0x1) argument
157 #define S_000030_BUS_RETRY_WS(x) (((x) & 0xF) << 16) argument
158 #define G_000030_BUS_RETRY_WS(x) (((x) >> 16) & 0xF) argument
160 #define S_000030_BUS_MSTR_RD_MULT(x) (((x) & 0x1) << 20) argument
161 #define G_000030_BUS_MSTR_RD_MULT(x) (((x) >> 20) & 0x1) argument
163 #define S_000030_BUS_MSTR_RD_LINE(x) (((x) & 0x1) << 21) argument
164 #define G_000030_BUS_MSTR_RD_LINE(x) (((x) >> 21) & 0x1) argument
166 #define S_000030_BUS_SUSPEND(x) (((x) & 0x1) << 22) argument
167 #define G_000030_BUS_SUSPEND(x) (((x) >> 22) & 0x1) argument
169 #define S_000030_LAT_16X(x) (((x) & 0x1) << 23) argument
170 #define G_000030_LAT_16X(x) (((x) >> 23) & 0x1) argument
172 #define S_000030_BUS_RD_DISCARD_EN(x) (((x) & 0x1) << 24) argument
173 #define G_000030_BUS_RD_DISCARD_EN(x) (((x) >> 24) & 0x1) argument
175 #define S_000030_ENFRCWRDY(x) (((x) & 0x1) << 25) argument
176 #define G_000030_ENFRCWRDY(x) (((x) >> 25) & 0x1) argument
178 #define S_000030_BUS_MSTR_WS(x) (((x) & 0x1) << 26) argument
179 #define G_000030_BUS_MSTR_WS(x) (((x) >> 26) & 0x1) argument
181 #define S_000030_BUS_PARKING_DIS(x) (((x) & 0x1) << 27) argument
182 #define G_000030_BUS_PARKING_DIS(x) (((x) >> 27) & 0x1) argument
184 #define S_000030_BUS_MSTR_DISCONNECT_EN(x) (((x) & 0x1) << 28) argument
185 #define G_000030_BUS_MSTR_DISCONNECT_EN(x) (((x) >> 28) & 0x1) argument
187 #define S_000030_SERR_EN(x) (((x) & 0x1) << 29) argument
188 #define G_000030_SERR_EN(x) (((x) >> 29) & 0x1) argument
190 #define S_000030_BUS_READ_BURST(x) (((x) & 0x1) << 30) argument
191 #define G_000030_BUS_READ_BURST(x) (((x) >> 30) & 0x1) argument
193 #define S_000030_BUS_RDY_READ_DLY(x) (((x) & 0x1) << 31) argument
194 #define G_000030_BUS_RDY_READ_DLY(x) (((x) >> 31) & 0x1) argument
197 #define S_000040_CRTC_VBLANK(x) (((x) & 0x1) << 0) argument
198 #define G_000040_CRTC_VBLANK(x) (((x) >> 0) & 0x1) argument
200 #define S_000040_CRTC_VLINE(x) (((x) & 0x1) << 1) argument
201 #define G_000040_CRTC_VLINE(x) (((x) >> 1) & 0x1) argument
203 #define S_000040_CRTC_VSYNC(x) (((x) & 0x1) << 2) argument
204 #define G_000040_CRTC_VSYNC(x) (((x) >> 2) & 0x1) argument
206 #define S_000040_SNAPSHOT(x) (((x) & 0x1) << 3) argument
207 #define G_000040_SNAPSHOT(x) (((x) >> 3) & 0x1) argument
209 #define S_000040_FP_DETECT(x) (((x) & 0x1) << 4) argument
210 #define G_000040_FP_DETECT(x) (((x) >> 4) & 0x1) argument
212 #define S_000040_CRTC2_VLINE(x) (((x) & 0x1) << 5) argument
213 #define G_000040_CRTC2_VLINE(x) (((x) >> 5) & 0x1) argument
215 #define S_000040_DMA_VIPH0_INT_EN(x) (((x) & 0x1) << 12) argument
216 #define G_000040_DMA_VIPH0_INT_EN(x) (((x) >> 12) & 0x1) argument
218 #define S_000040_CRTC2_VSYNC(x) (((x) & 0x1) << 6) argument
219 #define G_000040_CRTC2_VSYNC(x) (((x) >> 6) & 0x1) argument
221 #define S_000040_SNAPSHOT2(x) (((x) & 0x1) << 7) argument
222 #define G_000040_SNAPSHOT2(x) (((x) >> 7) & 0x1) argument
224 #define S_000040_CRTC2_VBLANK(x) (((x) & 0x1) << 9) argument
225 #define G_000040_CRTC2_VBLANK(x) (((x) >> 9) & 0x1) argument
227 #define S_000040_FP2_DETECT(x) (((x) & 0x1) << 10) argument
228 #define G_000040_FP2_DETECT(x) (((x) >> 10) & 0x1) argument
230 #define S_000040_VSYNC_DIFF_OVER_LIMIT(x) (((x) & 0x1) << 11) argument
231 #define G_000040_VSYNC_DIFF_OVER_LIMIT(x) (((x) >> 11) & 0x1) argument
233 #define S_000040_DMA_VIPH1_INT_EN(x) (((x) & 0x1) << 13) argument
234 #define G_000040_DMA_VIPH1_INT_EN(x) (((x) >> 13) & 0x1) argument
236 #define S_000040_DMA_VIPH2_INT_EN(x) (((x) & 0x1) << 14) argument
237 #define G_000040_DMA_VIPH2_INT_EN(x) (((x) >> 14) & 0x1) argument
239 #define S_000040_DMA_VIPH3_INT_EN(x) (((x) & 0x1) << 15) argument
240 #define G_000040_DMA_VIPH3_INT_EN(x) (((x) >> 15) & 0x1) argument
242 #define S_000040_I2C_INT_EN(x) (((x) & 0x1) << 17) argument
243 #define G_000040_I2C_INT_EN(x) (((x) >> 17) & 0x1) argument
245 #define S_000040_GUI_IDLE(x) (((x) & 0x1) << 19) argument
246 #define G_000040_GUI_IDLE(x) (((x) >> 19) & 0x1) argument
248 #define S_000040_VIPH_INT_EN(x) (((x) & 0x1) << 24) argument
249 #define G_000040_VIPH_INT_EN(x) (((x) >> 24) & 0x1) argument
251 #define S_000040_SW_INT_EN(x) (((x) & 0x1) << 25) argument
252 #define G_000040_SW_INT_EN(x) (((x) >> 25) & 0x1) argument
254 #define S_000040_GEYSERVILLE(x) (((x) & 0x1) << 27) argument
255 #define G_000040_GEYSERVILLE(x) (((x) >> 27) & 0x1) argument
257 #define S_000040_HDCP_AUTHORIZED_INT(x) (((x) & 0x1) << 28) argument
258 #define G_000040_HDCP_AUTHORIZED_INT(x) (((x) >> 28) & 0x1) argument
260 #define S_000040_DVI_I2C_INT(x) (((x) & 0x1) << 29) argument
261 #define G_000040_DVI_I2C_INT(x) (((x) >> 29) & 0x1) argument
263 #define S_000040_GUIDMA(x) (((x) & 0x1) << 30) argument
264 #define G_000040_GUIDMA(x) (((x) >> 30) & 0x1) argument
266 #define S_000040_VIDDMA(x) (((x) & 0x1) << 31) argument
267 #define G_000040_VIDDMA(x) (((x) >> 31) & 0x1) argument
270 #define S_000044_CRTC_VBLANK_STAT(x) (((x) & 0x1) << 0) argument
271 #define G_000044_CRTC_VBLANK_STAT(x) (((x) >> 0) & 0x1) argument
273 #define S_000044_CRTC_VBLANK_STAT_AK(x) (((x) & 0x1) << 0) argument
274 #define G_000044_CRTC_VBLANK_STAT_AK(x) (((x) >> 0) & 0x1) argument
276 #define S_000044_CRTC_VLINE_STAT(x) (((x) & 0x1) << 1) argument
277 #define G_000044_CRTC_VLINE_STAT(x) (((x) >> 1) & 0x1) argument
279 #define S_000044_CRTC_VLINE_STAT_AK(x) (((x) & 0x1) << 1) argument
280 #define G_000044_CRTC_VLINE_STAT_AK(x) (((x) >> 1) & 0x1) argument
282 #define S_000044_CRTC_VSYNC_STAT(x) (((x) & 0x1) << 2) argument
283 #define G_000044_CRTC_VSYNC_STAT(x) (((x) >> 2) & 0x1) argument
285 #define S_000044_CRTC_VSYNC_STAT_AK(x) (((x) & 0x1) << 2) argument
286 #define G_000044_CRTC_VSYNC_STAT_AK(x) (((x) >> 2) & 0x1) argument
288 #define S_000044_SNAPSHOT_STAT(x) (((x) & 0x1) << 3) argument
289 #define G_000044_SNAPSHOT_STAT(x) (((x) >> 3) & 0x1) argument
291 #define S_000044_SNAPSHOT_STAT_AK(x) (((x) & 0x1) << 3) argument
292 #define G_000044_SNAPSHOT_STAT_AK(x) (((x) >> 3) & 0x1) argument
294 #define S_000044_FP_DETECT_STAT(x) (((x) & 0x1) << 4) argument
295 #define G_000044_FP_DETECT_STAT(x) (((x) >> 4) & 0x1) argument
297 #define S_000044_FP_DETECT_STAT_AK(x) (((x) & 0x1) << 4) argument
298 #define G_000044_FP_DETECT_STAT_AK(x) (((x) >> 4) & 0x1) argument
300 #define S_000044_CRTC2_VLINE_STAT(x) (((x) & 0x1) << 5) argument
301 #define G_000044_CRTC2_VLINE_STAT(x) (((x) >> 5) & 0x1) argument
303 #define S_000044_CRTC2_VLINE_STAT_AK(x) (((x) & 0x1) << 5) argument
304 #define G_000044_CRTC2_VLINE_STAT_AK(x) (((x) >> 5) & 0x1) argument
306 #define S_000044_CRTC2_VSYNC_STAT(x) (((x) & 0x1) << 6) argument
307 #define G_000044_CRTC2_VSYNC_STAT(x) (((x) >> 6) & 0x1) argument
309 #define S_000044_CRTC2_VSYNC_STAT_AK(x) (((x) & 0x1) << 6) argument
310 #define G_000044_CRTC2_VSYNC_STAT_AK(x) (((x) >> 6) & 0x1) argument
312 #define S_000044_SNAPSHOT2_STAT(x) (((x) & 0x1) << 7) argument
313 #define G_000044_SNAPSHOT2_STAT(x) (((x) >> 7) & 0x1) argument
315 #define S_000044_SNAPSHOT2_STAT_AK(x) (((x) & 0x1) << 7) argument
316 #define G_000044_SNAPSHOT2_STAT_AK(x) (((x) >> 7) & 0x1) argument
318 #define S_000044_CAP0_INT_ACTIVE(x) (((x) & 0x1) << 8) argument
319 #define G_000044_CAP0_INT_ACTIVE(x) (((x) >> 8) & 0x1) argument
321 #define S_000044_CRTC2_VBLANK_STAT(x) (((x) & 0x1) << 9) argument
322 #define G_000044_CRTC2_VBLANK_STAT(x) (((x) >> 9) & 0x1) argument
324 #define S_000044_CRTC2_VBLANK_STAT_AK(x) (((x) & 0x1) << 9) argument
325 #define G_000044_CRTC2_VBLANK_STAT_AK(x) (((x) >> 9) & 0x1) argument
327 #define S_000044_FP2_DETECT_STAT(x) (((x) & 0x1) << 10) argument
328 #define G_000044_FP2_DETECT_STAT(x) (((x) >> 10) & 0x1) argument
330 #define S_000044_FP2_DETECT_STAT_AK(x) (((x) & 0x1) << 10) argument
331 #define G_000044_FP2_DETECT_STAT_AK(x) (((x) >> 10) & 0x1) argument
333 #define S_000044_VSYNC_DIFF_OVER_LIMIT_STAT(x) (((x) & 0x1) << 11) argument
334 #define G_000044_VSYNC_DIFF_OVER_LIMIT_STAT(x) (((x) >> 11) & 0x1) argument
336 #define S_000044_VSYNC_DIFF_OVER_LIMIT_STAT_AK(x) (((x) & 0x1) << 11) argument
337 #define G_000044_VSYNC_DIFF_OVER_LIMIT_STAT_AK(x) (((x) >> 11) & 0x1) argument
339 #define S_000044_DMA_VIPH0_INT(x) (((x) & 0x1) << 12) argument
340 #define G_000044_DMA_VIPH0_INT(x) (((x) >> 12) & 0x1) argument
342 #define S_000044_DMA_VIPH0_INT_AK(x) (((x) & 0x1) << 12) argument
343 #define G_000044_DMA_VIPH0_INT_AK(x) (((x) >> 12) & 0x1) argument
345 #define S_000044_DMA_VIPH1_INT(x) (((x) & 0x1) << 13) argument
346 #define G_000044_DMA_VIPH1_INT(x) (((x) >> 13) & 0x1) argument
348 #define S_000044_DMA_VIPH1_INT_AK(x) (((x) & 0x1) << 13) argument
349 #define G_000044_DMA_VIPH1_INT_AK(x) (((x) >> 13) & 0x1) argument
351 #define S_000044_DMA_VIPH2_INT(x) (((x) & 0x1) << 14) argument
352 #define G_000044_DMA_VIPH2_INT(x) (((x) >> 14) & 0x1) argument
354 #define S_000044_DMA_VIPH2_INT_AK(x) (((x) & 0x1) << 14) argument
355 #define G_000044_DMA_VIPH2_INT_AK(x) (((x) >> 14) & 0x1) argument
357 #define S_000044_DMA_VIPH3_INT(x) (((x) & 0x1) << 15) argument
358 #define G_000044_DMA_VIPH3_INT(x) (((x) >> 15) & 0x1) argument
360 #define S_000044_DMA_VIPH3_INT_AK(x) (((x) & 0x1) << 15) argument
361 #define G_000044_DMA_VIPH3_INT_AK(x) (((x) >> 15) & 0x1) argument
363 #define S_000044_I2C_INT(x) (((x) & 0x1) << 17) argument
364 #define G_000044_I2C_INT(x) (((x) >> 17) & 0x1) argument
366 #define S_000044_I2C_INT_AK(x) (((x) & 0x1) << 17) argument
367 #define G_000044_I2C_INT_AK(x) (((x) >> 17) & 0x1) argument
369 #define S_000044_GUI_IDLE_STAT(x) (((x) & 0x1) << 19) argument
370 #define G_000044_GUI_IDLE_STAT(x) (((x) >> 19) & 0x1) argument
372 #define S_000044_GUI_IDLE_STAT_AK(x) (((x) & 0x1) << 19) argument
373 #define G_000044_GUI_IDLE_STAT_AK(x) (((x) >> 19) & 0x1) argument
375 #define S_000044_VIPH_INT(x) (((x) & 0x1) << 24) argument
376 #define G_000044_VIPH_INT(x) (((x) >> 24) & 0x1) argument
378 #define S_000044_SW_INT(x) (((x) & 0x1) << 25) argument
379 #define G_000044_SW_INT(x) (((x) >> 25) & 0x1) argument
381 #define S_000044_SW_INT_AK(x) (((x) & 0x1) << 25) argument
382 #define G_000044_SW_INT_AK(x) (((x) >> 25) & 0x1) argument
384 #define S_000044_SW_INT_SET(x) (((x) & 0x1) << 26) argument
385 #define G_000044_SW_INT_SET(x) (((x) >> 26) & 0x1) argument
387 #define S_000044_GEYSERVILLE_STAT(x) (((x) & 0x1) << 27) argument
388 #define G_000044_GEYSERVILLE_STAT(x) (((x) >> 27) & 0x1) argument
390 #define S_000044_GEYSERVILLE_STAT_AK(x) (((x) & 0x1) << 27) argument
391 #define G_000044_GEYSERVILLE_STAT_AK(x) (((x) >> 27) & 0x1) argument
393 #define S_000044_HDCP_AUTHORIZED_INT_STAT(x) (((x) & 0x1) << 28) argument
394 #define G_000044_HDCP_AUTHORIZED_INT_STAT(x) (((x) >> 28) & 0x1) argument
396 #define S_000044_HDCP_AUTHORIZED_INT_AK(x) (((x) & 0x1) << 28) argument
397 #define G_000044_HDCP_AUTHORIZED_INT_AK(x) (((x) >> 28) & 0x1) argument
399 #define S_000044_DVI_I2C_INT_STAT(x) (((x) & 0x1) << 29) argument
400 #define G_000044_DVI_I2C_INT_STAT(x) (((x) >> 29) & 0x1) argument
402 #define S_000044_DVI_I2C_INT_AK(x) (((x) & 0x1) << 29) argument
403 #define G_000044_DVI_I2C_INT_AK(x) (((x) >> 29) & 0x1) argument
405 #define S_000044_GUIDMA_STAT(x) (((x) & 0x1) << 30) argument
406 #define G_000044_GUIDMA_STAT(x) (((x) >> 30) & 0x1) argument
408 #define S_000044_GUIDMA_AK(x) (((x) & 0x1) << 30) argument
409 #define G_000044_GUIDMA_AK(x) (((x) >> 30) & 0x1) argument
411 #define S_000044_VIDDMA_STAT(x) (((x) & 0x1) << 31) argument
412 #define G_000044_VIDDMA_STAT(x) (((x) >> 31) & 0x1) argument
414 #define S_000044_VIDDMA_AK(x) (((x) & 0x1) << 31) argument
415 #define G_000044_VIDDMA_AK(x) (((x) >> 31) & 0x1) argument
418 #define S_000050_CRTC_DBL_SCAN_EN(x) (((x) & 0x1) << 0) argument
419 #define G_000050_CRTC_DBL_SCAN_EN(x) (((x) >> 0) & 0x1) argument
421 #define S_000050_CRTC_INTERLACE_EN(x) (((x) & 0x1) << 1) argument
422 #define G_000050_CRTC_INTERLACE_EN(x) (((x) >> 1) & 0x1) argument
424 #define S_000050_CRTC_C_SYNC_EN(x) (((x) & 0x1) << 4) argument
425 #define G_000050_CRTC_C_SYNC_EN(x) (((x) >> 4) & 0x1) argument
427 #define S_000050_CRTC_PIX_WIDTH(x) (((x) & 0xF) << 8) argument
428 #define G_000050_CRTC_PIX_WIDTH(x) (((x) >> 8) & 0xF) argument
430 #define S_000050_CRTC_ICON_EN(x) (((x) & 0x1) << 15) argument
431 #define G_000050_CRTC_ICON_EN(x) (((x) >> 15) & 0x1) argument
433 #define S_000050_CRTC_CUR_EN(x) (((x) & 0x1) << 16) argument
434 #define G_000050_CRTC_CUR_EN(x) (((x) >> 16) & 0x1) argument
436 #define S_000050_CRTC_VSTAT_MODE(x) (((x) & 0x3) << 17) argument
437 #define G_000050_CRTC_VSTAT_MODE(x) (((x) >> 17) & 0x3) argument
439 #define S_000050_CRTC_CUR_MODE(x) (((x) & 0x7) << 20) argument
440 #define G_000050_CRTC_CUR_MODE(x) (((x) >> 20) & 0x7) argument
442 #define S_000050_CRTC_EXT_DISP_EN(x) (((x) & 0x1) << 24) argument
443 #define G_000050_CRTC_EXT_DISP_EN(x) (((x) >> 24) & 0x1) argument
445 #define S_000050_CRTC_EN(x) (((x) & 0x1) << 25) argument
446 #define G_000050_CRTC_EN(x) (((x) >> 25) & 0x1) argument
448 #define S_000050_CRTC_DISP_REQ_EN_B(x) (((x) & 0x1) << 26) argument
449 #define G_000050_CRTC_DISP_REQ_EN_B(x) (((x) >> 26) & 0x1) argument
452 #define S_000054_CRTC_VGA_XOVERSCAN(x) (((x) & 0x1) << 0) argument
453 #define G_000054_CRTC_VGA_XOVERSCAN(x) (((x) >> 0) & 0x1) argument
455 #define S_000054_VGA_BLINK_RATE(x) (((x) & 0x3) << 1) argument
456 #define G_000054_VGA_BLINK_RATE(x) (((x) >> 1) & 0x3) argument
458 #define S_000054_VGA_ATI_LINEAR(x) (((x) & 0x1) << 3) argument
459 #define G_000054_VGA_ATI_LINEAR(x) (((x) >> 3) & 0x1) argument
461 #define S_000054_VGA_128KAP_PAGING(x) (((x) & 0x1) << 4) argument
462 #define G_000054_VGA_128KAP_PAGING(x) (((x) >> 4) & 0x1) argument
464 #define S_000054_VGA_TEXT_132(x) (((x) & 0x1) << 5) argument
465 #define G_000054_VGA_TEXT_132(x) (((x) >> 5) & 0x1) argument
467 #define S_000054_VGA_XCRT_CNT_EN(x) (((x) & 0x1) << 6) argument
468 #define G_000054_VGA_XCRT_CNT_EN(x) (((x) >> 6) & 0x1) argument
470 #define S_000054_CRTC_HSYNC_DIS(x) (((x) & 0x1) << 8) argument
471 #define G_000054_CRTC_HSYNC_DIS(x) (((x) >> 8) & 0x1) argument
473 #define S_000054_CRTC_VSYNC_DIS(x) (((x) & 0x1) << 9) argument
474 #define G_000054_CRTC_VSYNC_DIS(x) (((x) >> 9) & 0x1) argument
476 #define S_000054_CRTC_DISPLAY_DIS(x) (((x) & 0x1) << 10) argument
477 #define G_000054_CRTC_DISPLAY_DIS(x) (((x) >> 10) & 0x1) argument
479 #define S_000054_CRTC_SYNC_TRISTATE(x) (((x) & 0x1) << 11) argument
480 #define G_000054_CRTC_SYNC_TRISTATE(x) (((x) >> 11) & 0x1) argument
482 #define S_000054_CRTC_HSYNC_TRISTATE(x) (((x) & 0x1) << 12) argument
483 #define G_000054_CRTC_HSYNC_TRISTATE(x) (((x) >> 12) & 0x1) argument
485 #define S_000054_CRTC_VSYNC_TRISTATE(x) (((x) & 0x1) << 13) argument
486 #define G_000054_CRTC_VSYNC_TRISTATE(x) (((x) >> 13) & 0x1) argument
488 #define S_000054_CRT_ON(x) (((x) & 0x1) << 15) argument
489 #define G_000054_CRT_ON(x) (((x) >> 15) & 0x1) argument
491 #define S_000054_VGA_CUR_B_TEST(x) (((x) & 0x1) << 17) argument
492 #define G_000054_VGA_CUR_B_TEST(x) (((x) >> 17) & 0x1) argument
494 #define S_000054_VGA_PACK_DIS(x) (((x) & 0x1) << 18) argument
495 #define G_000054_VGA_PACK_DIS(x) (((x) >> 18) & 0x1) argument
497 #define S_000054_VGA_MEM_PS_EN(x) (((x) & 0x1) << 19) argument
498 #define G_000054_VGA_MEM_PS_EN(x) (((x) >> 19) & 0x1) argument
500 #define S_000054_VCRTC_IDX_MASTER(x) (((x) & 0x7F) << 24) argument
501 #define G_000054_VCRTC_IDX_MASTER(x) (((x) >> 24) & 0x7F) argument
504 #define S_000148_MC_FB_START(x) (((x) & 0xFFFF) << 0) argument
505 #define G_000148_MC_FB_START(x) (((x) >> 0) & 0xFFFF) argument
507 #define S_000148_MC_FB_TOP(x) (((x) & 0xFFFF) << 16) argument
508 #define G_000148_MC_FB_TOP(x) (((x) >> 16) & 0xFFFF) argument
511 #define S_00014C_MC_AGP_START(x) (((x) & 0xFFFF) << 0) argument
512 #define G_00014C_MC_AGP_START(x) (((x) >> 0) & 0xFFFF) argument
514 #define S_00014C_MC_AGP_TOP(x) (((x) & 0xFFFF) << 16) argument
515 #define G_00014C_MC_AGP_TOP(x) (((x) >> 16) & 0xFFFF) argument
518 #define S_000170_AGP_BASE_ADDR(x) (((x) & 0xFFFFFFFF) << 0) argument
519 #define G_000170_AGP_BASE_ADDR(x) (((x) >> 0) & 0xFFFFFFFF) argument
522 #define S_00023C_DISPLAY_BASE_ADDR(x) (((x) & 0xFFFFFFFF) << 0) argument
523 #define G_00023C_DISPLAY_BASE_ADDR(x) (((x) >> 0) & 0xFFFFFFFF) argument
526 #define S_000260_CUR_OFFSET(x) (((x) & 0x7FFFFFF) << 0) argument
527 #define G_000260_CUR_OFFSET(x) (((x) >> 0) & 0x7FFFFFF) argument
529 #define S_000260_CUR_LOCK(x) (((x) & 0x1) << 31) argument
530 #define G_000260_CUR_LOCK(x) (((x) >> 31) & 0x1) argument
533 #define S_00033C_CRTC2_DISPLAY_BASE_ADDR(x) (((x) & 0xFFFFFFFF) << 0) argument
534 #define G_00033C_CRTC2_DISPLAY_BASE_ADDR(x) (((x) >> 0) & 0xFFFFFFFF) argument
537 #define S_000360_CUR2_OFFSET(x) (((x) & 0x7FFFFFF) << 0) argument
538 #define G_000360_CUR2_OFFSET(x) (((x) >> 0) & 0x7FFFFFF) argument
540 #define S_000360_CUR2_LOCK(x) (((x) & 0x1) << 31) argument
541 #define G_000360_CUR2_LOCK(x) (((x) >> 31) & 0x1) argument
544 #define S_0003C2_GENMO_MONO_ADDRESS_B(x) (((x) & 0x1) << 0) argument
545 #define G_0003C2_GENMO_MONO_ADDRESS_B(x) (((x) >> 0) & 0x1) argument
547 #define S_0003C2_VGA_RAM_EN(x) (((x) & 0x1) << 1) argument
548 #define G_0003C2_VGA_RAM_EN(x) (((x) >> 1) & 0x1) argument
550 #define S_0003C2_VGA_CKSEL(x) (((x) & 0x3) << 2) argument
551 #define G_0003C2_VGA_CKSEL(x) (((x) >> 2) & 0x3) argument
553 #define S_0003C2_ODD_EVEN_MD_PGSEL(x) (((x) & 0x1) << 5) argument
554 #define G_0003C2_ODD_EVEN_MD_PGSEL(x) (((x) >> 5) & 0x1) argument
556 #define S_0003C2_VGA_HSYNC_POL(x) (((x) & 0x1) << 6) argument
557 #define G_0003C2_VGA_HSYNC_POL(x) (((x) >> 6) & 0x1) argument
559 #define S_0003C2_VGA_VSYNC_POL(x) (((x) & 0x1) << 7) argument
560 #define G_0003C2_VGA_VSYNC_POL(x) (((x) >> 7) & 0x1) argument
563 #define S_0003F8_CRTC2_DBL_SCAN_EN(x) (((x) & 0x1) << 0) argument
564 #define G_0003F8_CRTC2_DBL_SCAN_EN(x) (((x) >> 0) & 0x1) argument
566 #define S_0003F8_CRTC2_INTERLACE_EN(x) (((x) & 0x1) << 1) argument
567 #define G_0003F8_CRTC2_INTERLACE_EN(x) (((x) >> 1) & 0x1) argument
569 #define S_0003F8_CRTC2_SYNC_TRISTATE(x) (((x) & 0x1) << 4) argument
570 #define G_0003F8_CRTC2_SYNC_TRISTATE(x) (((x) >> 4) & 0x1) argument
572 #define S_0003F8_CRTC2_HSYNC_TRISTATE(x) (((x) & 0x1) << 5) argument
573 #define G_0003F8_CRTC2_HSYNC_TRISTATE(x) (((x) >> 5) & 0x1) argument
575 #define S_0003F8_CRTC2_VSYNC_TRISTATE(x) (((x) & 0x1) << 6) argument
576 #define G_0003F8_CRTC2_VSYNC_TRISTATE(x) (((x) >> 6) & 0x1) argument
578 #define S_0003F8_CRT2_ON(x) (((x) & 0x1) << 7) argument
579 #define G_0003F8_CRT2_ON(x) (((x) >> 7) & 0x1) argument
581 #define S_0003F8_CRTC2_PIX_WIDTH(x) (((x) & 0xF) << 8) argument
582 #define G_0003F8_CRTC2_PIX_WIDTH(x) (((x) >> 8) & 0xF) argument
584 #define S_0003F8_CRTC2_ICON_EN(x) (((x) & 0x1) << 15) argument
585 #define G_0003F8_CRTC2_ICON_EN(x) (((x) >> 15) & 0x1) argument
587 #define S_0003F8_CRTC2_CUR_EN(x) (((x) & 0x1) << 16) argument
588 #define G_0003F8_CRTC2_CUR_EN(x) (((x) >> 16) & 0x1) argument
590 #define S_0003F8_CRTC2_CUR_MODE(x) (((x) & 0x7) << 20) argument
591 #define G_0003F8_CRTC2_CUR_MODE(x) (((x) >> 20) & 0x7) argument
593 #define S_0003F8_CRTC2_DISPLAY_DIS(x) (((x) & 0x1) << 23) argument
594 #define G_0003F8_CRTC2_DISPLAY_DIS(x) (((x) >> 23) & 0x1) argument
596 #define S_0003F8_CRTC2_EN(x) (((x) & 0x1) << 25) argument
597 #define G_0003F8_CRTC2_EN(x) (((x) >> 25) & 0x1) argument
599 #define S_0003F8_CRTC2_DISP_REQ_EN_B(x) (((x) & 0x1) << 26) argument
600 #define G_0003F8_CRTC2_DISP_REQ_EN_B(x) (((x) >> 26) & 0x1) argument
602 #define S_0003F8_CRTC2_C_SYNC_EN(x) (((x) & 0x1) << 27) argument
603 #define G_0003F8_CRTC2_C_SYNC_EN(x) (((x) >> 27) & 0x1) argument
605 #define S_0003F8_CRTC2_HSYNC_DIS(x) (((x) & 0x1) << 28) argument
606 #define G_0003F8_CRTC2_HSYNC_DIS(x) (((x) >> 28) & 0x1) argument
608 #define S_0003F8_CRTC2_VSYNC_DIS(x) (((x) & 0x1) << 29) argument
609 #define G_0003F8_CRTC2_VSYNC_DIS(x) (((x) >> 29) & 0x1) argument
612 #define S_000420_OV0_NO_READ_BEHIND_SCAN(x) (((x) & 0x1) << 1) argument
613 #define G_000420_OV0_NO_READ_BEHIND_SCAN(x) (((x) >> 1) & 0x1) argument
615 #define S_000420_OV0_HORZ_PICK_NEAREST(x) (((x) & 0x1) << 2) argument
616 #define G_000420_OV0_HORZ_PICK_NEAREST(x) (((x) >> 2) & 0x1) argument
618 #define S_000420_OV0_VERT_PICK_NEAREST(x) (((x) & 0x1) << 3) argument
619 #define G_000420_OV0_VERT_PICK_NEAREST(x) (((x) >> 3) & 0x1) argument
621 #define S_000420_OV0_SIGNED_UV(x) (((x) & 0x1) << 4) argument
622 #define G_000420_OV0_SIGNED_UV(x) (((x) >> 4) & 0x1) argument
624 #define S_000420_OV0_GAMMA_SEL(x) (((x) & 0x7) << 5) argument
625 #define G_000420_OV0_GAMMA_SEL(x) (((x) >> 5) & 0x7) argument
627 #define S_000420_OV0_SURFACE_FORMAT(x) (((x) & 0xF) << 8) argument
628 #define G_000420_OV0_SURFACE_FORMAT(x) (((x) >> 8) & 0xF) argument
630 #define S_000420_OV0_ADAPTIVE_DEINT(x) (((x) & 0x1) << 12) argument
631 #define G_000420_OV0_ADAPTIVE_DEINT(x) (((x) >> 12) & 0x1) argument
633 #define S_000420_OV0_CRTC_SEL(x) (((x) & 0x1) << 14) argument
634 #define G_000420_OV0_CRTC_SEL(x) (((x) >> 14) & 0x1) argument
636 #define S_000420_OV0_BURST_PER_PLANE(x) (((x) & 0x7F) << 16) argument
637 #define G_000420_OV0_BURST_PER_PLANE(x) (((x) >> 16) & 0x7F) argument
639 #define S_000420_OV0_DOUBLE_BUFFER_REGS(x) (((x) & 0x1) << 24) argument
640 #define G_000420_OV0_DOUBLE_BUFFER_REGS(x) (((x) >> 24) & 0x1) argument
642 #define S_000420_OV0_BANDWIDTH(x) (((x) & 0x1) << 26) argument
643 #define G_000420_OV0_BANDWIDTH(x) (((x) >> 26) & 0x1) argument
645 #define S_000420_OV0_LIN_TRANS_BYPASS(x) (((x) & 0x1) << 28) argument
646 #define G_000420_OV0_LIN_TRANS_BYPASS(x) (((x) >> 28) & 0x1) argument
648 #define S_000420_OV0_INT_EMU(x) (((x) & 0x1) << 29) argument
649 #define G_000420_OV0_INT_EMU(x) (((x) >> 29) & 0x1) argument
651 #define S_000420_OV0_OVERLAY_EN(x) (((x) & 0x1) << 30) argument
652 #define G_000420_OV0_OVERLAY_EN(x) (((x) >> 30) & 0x1) argument
654 #define S_000420_OV0_SOFT_RESET(x) (((x) & 0x1) << 31) argument
655 #define G_000420_OV0_SOFT_RESET(x) (((x) >> 31) & 0x1) argument
658 #define S_00070C_RB_RPTR_SWAP(x) (((x) & 0x3) << 0) argument
659 #define G_00070C_RB_RPTR_SWAP(x) (((x) >> 0) & 0x3) argument
661 #define S_00070C_RB_RPTR_ADDR(x) (((x) & 0x3FFFFFFF) << 2) argument
662 #define G_00070C_RB_RPTR_ADDR(x) (((x) >> 2) & 0x3FFFFFFF) argument
665 #define S_000740_CSQ_CNT_PRIMARY(x) (((x) & 0xFF) << 0) argument
666 #define G_000740_CSQ_CNT_PRIMARY(x) (((x) >> 0) & 0xFF) argument
668 #define S_000740_CSQ_CNT_INDIRECT(x) (((x) & 0xFF) << 8) argument
669 #define G_000740_CSQ_CNT_INDIRECT(x) (((x) >> 8) & 0xFF) argument
671 #define S_000740_CSQ_MODE(x) (((x) & 0xF) << 28) argument
672 #define G_000740_CSQ_MODE(x) (((x) >> 28) & 0xF) argument
675 #define S_000770_SCRATCH_UMSK(x) (((x) & 0x3F) << 0) argument
676 #define G_000770_SCRATCH_UMSK(x) (((x) >> 0) & 0x3F) argument
678 #define S_000770_SCRATCH_SWAP(x) (((x) & 0x3) << 16) argument
679 #define G_000770_SCRATCH_SWAP(x) (((x) >> 16) & 0x3) argument
682 #define S_000774_SCRATCH_ADDR(x) (((x) & 0x7FFFFFF) << 5) argument
683 #define G_000774_SCRATCH_ADDR(x) (((x) >> 5) & 0x7FFFFFF) argument
686 #define S_0007C0_MRU_BUSY(x) (((x) & 0x1) << 0) argument
687 #define G_0007C0_MRU_BUSY(x) (((x) >> 0) & 0x1) argument
689 #define S_0007C0_MWU_BUSY(x) (((x) & 0x1) << 1) argument
690 #define G_0007C0_MWU_BUSY(x) (((x) >> 1) & 0x1) argument
692 #define S_0007C0_RSIU_BUSY(x) (((x) & 0x1) << 2) argument
693 #define G_0007C0_RSIU_BUSY(x) (((x) >> 2) & 0x1) argument
695 #define S_0007C0_RCIU_BUSY(x) (((x) & 0x1) << 3) argument
696 #define G_0007C0_RCIU_BUSY(x) (((x) >> 3) & 0x1) argument
698 #define S_0007C0_CSF_PRIMARY_BUSY(x) (((x) & 0x1) << 9) argument
699 #define G_0007C0_CSF_PRIMARY_BUSY(x) (((x) >> 9) & 0x1) argument
701 #define S_0007C0_CSF_INDIRECT_BUSY(x) (((x) & 0x1) << 10) argument
702 #define G_0007C0_CSF_INDIRECT_BUSY(x) (((x) >> 10) & 0x1) argument
704 #define S_0007C0_CSQ_PRIMARY_BUSY(x) (((x) & 0x1) << 11) argument
705 #define G_0007C0_CSQ_PRIMARY_BUSY(x) (((x) >> 11) & 0x1) argument
707 #define S_0007C0_CSQ_INDIRECT_BUSY(x) (((x) & 0x1) << 12) argument
708 #define G_0007C0_CSQ_INDIRECT_BUSY(x) (((x) >> 12) & 0x1) argument
710 #define S_0007C0_CSI_BUSY(x) (((x) & 0x1) << 13) argument
711 #define G_0007C0_CSI_BUSY(x) (((x) >> 13) & 0x1) argument
713 #define S_0007C0_GUIDMA_BUSY(x) (((x) & 0x1) << 28) argument
714 #define G_0007C0_GUIDMA_BUSY(x) (((x) >> 28) & 0x1) argument
716 #define S_0007C0_VIDDMA_BUSY(x) (((x) & 0x1) << 29) argument
717 #define G_0007C0_VIDDMA_BUSY(x) (((x) >> 29) & 0x1) argument
719 #define S_0007C0_CMDSTRM_BUSY(x) (((x) & 0x1) << 30) argument
720 #define G_0007C0_CMDSTRM_BUSY(x) (((x) >> 30) & 0x1) argument
722 #define S_0007C0_CP_BUSY(x) (((x) & 0x1) << 31) argument
723 #define G_0007C0_CP_BUSY(x) (((x) >> 31) & 0x1) argument
726 #define S_000E40_CMDFIFO_AVAIL(x) (((x) & 0x7F) << 0) argument
727 #define G_000E40_CMDFIFO_AVAIL(x) (((x) >> 0) & 0x7F) argument
729 #define S_000E40_HIRQ_ON_RBB(x) (((x) & 0x1) << 8) argument
730 #define G_000E40_HIRQ_ON_RBB(x) (((x) >> 8) & 0x1) argument
732 #define S_000E40_CPRQ_ON_RBB(x) (((x) & 0x1) << 9) argument
733 #define G_000E40_CPRQ_ON_RBB(x) (((x) >> 9) & 0x1) argument
735 #define S_000E40_CFRQ_ON_RBB(x) (((x) & 0x1) << 10) argument
736 #define G_000E40_CFRQ_ON_RBB(x) (((x) >> 10) & 0x1) argument
738 #define S_000E40_HIRQ_IN_RTBUF(x) (((x) & 0x1) << 11) argument
739 #define G_000E40_HIRQ_IN_RTBUF(x) (((x) >> 11) & 0x1) argument
741 #define S_000E40_CPRQ_IN_RTBUF(x) (((x) & 0x1) << 12) argument
742 #define G_000E40_CPRQ_IN_RTBUF(x) (((x) >> 12) & 0x1) argument
744 #define S_000E40_CFRQ_IN_RTBUF(x) (((x) & 0x1) << 13) argument
745 #define G_000E40_CFRQ_IN_RTBUF(x) (((x) >> 13) & 0x1) argument
747 #define S_000E40_CF_PIPE_BUSY(x) (((x) & 0x1) << 14) argument
748 #define G_000E40_CF_PIPE_BUSY(x) (((x) >> 14) & 0x1) argument
750 #define S_000E40_ENG_EV_BUSY(x) (((x) & 0x1) << 15) argument
751 #define G_000E40_ENG_EV_BUSY(x) (((x) >> 15) & 0x1) argument
753 #define S_000E40_CP_CMDSTRM_BUSY(x) (((x) & 0x1) << 16) argument
754 #define G_000E40_CP_CMDSTRM_BUSY(x) (((x) >> 16) & 0x1) argument
756 #define S_000E40_E2_BUSY(x) (((x) & 0x1) << 17) argument
757 #define G_000E40_E2_BUSY(x) (((x) >> 17) & 0x1) argument
759 #define S_000E40_RB2D_BUSY(x) (((x) & 0x1) << 18) argument
760 #define G_000E40_RB2D_BUSY(x) (((x) >> 18) & 0x1) argument
762 #define S_000E40_RB3D_BUSY(x) (((x) & 0x1) << 19) argument
763 #define G_000E40_RB3D_BUSY(x) (((x) >> 19) & 0x1) argument
765 #define S_000E40_SE_BUSY(x) (((x) & 0x1) << 20) argument
766 #define G_000E40_SE_BUSY(x) (((x) >> 20) & 0x1) argument
768 #define S_000E40_RE_BUSY(x) (((x) & 0x1) << 21) argument
769 #define G_000E40_RE_BUSY(x) (((x) >> 21) & 0x1) argument
771 #define S_000E40_TAM_BUSY(x) (((x) & 0x1) << 22) argument
772 #define G_000E40_TAM_BUSY(x) (((x) >> 22) & 0x1) argument
774 #define S_000E40_TDM_BUSY(x) (((x) & 0x1) << 23) argument
775 #define G_000E40_TDM_BUSY(x) (((x) >> 23) & 0x1) argument
777 #define S_000E40_PB_BUSY(x) (((x) & 0x1) << 24) argument
778 #define G_000E40_PB_BUSY(x) (((x) >> 24) & 0x1) argument
780 #define S_000E40_GUI_ACTIVE(x) (((x) & 0x1) << 31) argument
781 #define G_000E40_GUI_ACTIVE(x) (((x) >> 31) & 0x1) argument
786 #define S_00000D_SCLK_SRC_SEL(x) (((x) & 0x7) << 0) argument
787 #define G_00000D_SCLK_SRC_SEL(x) (((x) >> 0) & 0x7) argument
789 #define S_00000D_TCLK_SRC_SEL(x) (((x) & 0x7) << 8) argument
790 #define G_00000D_TCLK_SRC_SEL(x) (((x) >> 8) & 0x7) argument
792 #define S_00000D_FORCE_CP(x) (((x) & 0x1) << 16) argument
793 #define G_00000D_FORCE_CP(x) (((x) >> 16) & 0x1) argument
795 #define S_00000D_FORCE_HDP(x) (((x) & 0x1) << 17) argument
796 #define G_00000D_FORCE_HDP(x) (((x) >> 17) & 0x1) argument
798 #define S_00000D_FORCE_DISP(x) (((x) & 0x1) << 18) argument
799 #define G_00000D_FORCE_DISP(x) (((x) >> 18) & 0x1) argument
801 #define S_00000D_FORCE_TOP(x) (((x) & 0x1) << 19) argument
802 #define G_00000D_FORCE_TOP(x) (((x) >> 19) & 0x1) argument
804 #define S_00000D_FORCE_E2(x) (((x) & 0x1) << 20) argument
805 #define G_00000D_FORCE_E2(x) (((x) >> 20) & 0x1) argument
807 #define S_00000D_FORCE_SE(x) (((x) & 0x1) << 21) argument
808 #define G_00000D_FORCE_SE(x) (((x) >> 21) & 0x1) argument
810 #define S_00000D_FORCE_IDCT(x) (((x) & 0x1) << 22) argument
811 #define G_00000D_FORCE_IDCT(x) (((x) >> 22) & 0x1) argument
813 #define S_00000D_FORCE_VIP(x) (((x) & 0x1) << 23) argument
814 #define G_00000D_FORCE_VIP(x) (((x) >> 23) & 0x1) argument
816 #define S_00000D_FORCE_RE(x) (((x) & 0x1) << 24) argument
817 #define G_00000D_FORCE_RE(x) (((x) >> 24) & 0x1) argument
819 #define S_00000D_FORCE_PB(x) (((x) & 0x1) << 25) argument
820 #define G_00000D_FORCE_PB(x) (((x) >> 25) & 0x1) argument
822 #define S_00000D_FORCE_TAM(x) (((x) & 0x1) << 26) argument
823 #define G_00000D_FORCE_TAM(x) (((x) >> 26) & 0x1) argument
825 #define S_00000D_FORCE_TDM(x) (((x) & 0x1) << 27) argument
826 #define G_00000D_FORCE_TDM(x) (((x) >> 27) & 0x1) argument
828 #define S_00000D_FORCE_RB(x) (((x) & 0x1) << 28) argument
829 #define G_00000D_FORCE_RB(x) (((x) >> 28) & 0x1) argument
848 #define REDUCED_SPEED_SCLK_SEL(x) ((x) << 17) argument
854 #define VOLTAGE_DELAY_SEL(x) ((x) << 20) argument