Lines Matching +full:1 +full:- +full:5

1 /* SPDX-License-Identifier: GPL-2.0-only */
12 u32 lock : 1;
31 u32 lock : 1;
41 u32 enable : 1;
54 u64 slice_1_disabled : 1;
55 u64 hvm_mode : 1;
57 u64 slice_0_mem_disabled : 1;
58 u64 reserved_0 : 1;
61 u64 enable_pmi_dual_data_mode : 1;
62 u64 ch_1_disabled : 1;
63 u64 reserved_2 : 1;
68 u64 lock : 1;
78 u32 reserved_1 : 1;
79 u32 tr_en : 1;
80 u32 imr_en : 1;
90 u32 reserved_1 : 1;
91 u32 ia_iwb_en : 1;
92 u32 gt_iwb_en : 1;
104 u32 slice0_asym_channel_select : 1;
105 u32 slice0_asym_enable : 1;
117 u32 slice1_asym_channel_select : 1;
118 u32 slice1_asym_enable : 1;
132 u32 slice_asym_enable : 1;
142 u32 asym_2way_interleave_enable : 1;
149 /* Apollo Lake d-unit */
152 u32 rken0 : 1;
153 u32 rken1 : 1;
154 u32 ddmen : 1;
155 u32 rsvd3 : 1;
158 u32 rsvd13_9 : 5;
159 u32 rsien : 1;
160 u32 bahen : 1;
163 u32 eccen : 1;
173 /* Denverton d-unit */
176 u32 ch0en : 1;
177 u32 ch1en : 1;
178 u32 ddr4en : 1;
179 u32 coldwake : 1;
180 u32 newbypdis : 1;
181 u32 chan_width : 1;
182 u32 rsvd6_6 : 1;
183 u32 ooodis : 1;
185 u32 ic : 1;
194 u32 eccen : 1;
202 u32 rken0 : 1;
203 u32 rken1 : 1;
204 u32 rken2 : 1;
205 u32 rken3 : 1;
211 u32 dimmflip : 1;
219 u32 ba0 : 5;
220 u32 ba1 : 5;
221 u32 bg0 : 5; /* if ddr3, ba2 = bg0 */
222 u32 bg1 : 5; /* if ddr3, ba3 = bg1 */
223 u32 rs0 : 5;
224 u32 rs1 : 5;
233 u32 bxor : 1;
241 u32 row0 : 5;
242 u32 row1 : 5;
243 u32 row2 : 5;
244 u32 row3 : 5;
245 u32 row4 : 5;
246 u32 row5 : 5;
254 u32 row6 : 5;
255 u32 row7 : 5;
256 u32 row8 : 5;
257 u32 row9 : 5;
258 u32 row10 : 5;
259 u32 row11 : 5;
267 u32 row12 : 5;
268 u32 row13 : 5;
269 u32 row14 : 5;
270 u32 row15 : 5;
271 u32 row16 : 5;
272 u32 row17 : 5;