Lines Matching full:g2

328 90:	ldub	[%g7], %g2
330 cmp %g2, %g4
391 90: ldub [%g7], %g2
393 cmp %g2, %g4
407 90: ldub [%g7], %g2
409 cmp %g2, %g4
418 ldub [%g1 + 6], %g2
419 cmp %g2, 'T'
421 cmp %g2, 'M'
423 cmp %g2, 'S'
427 70: ldub [%g1 + 7], %g2
428 cmp %g2, CPU_ID_NIAGARA3
431 cmp %g2, CPU_ID_NIAGARA4
434 cmp %g2, CPU_ID_NIAGARA5
437 cmp %g2, CPU_ID_M6
440 cmp %g2, CPU_ID_M7
443 cmp %g2, CPU_ID_M8
446 cmp %g2, CPU_ID_SONOMA1
454 ldub [%g1 + 17], %g2
455 cmp %g2, CPU_ID_NIAGARA1
458 cmp %g2, CPU_ID_NIAGARA2
469 41: ldub [%g7], %g2
471 cmp %g2, %g4
482 5: sethi %hi(sun4v_chip_type), %g2
483 or %g2, %lo(sun4v_chip_type), %g2
484 stw %g4, [%g2]
546 set sun4u_init, %g2
547 jmpl %g2 + %g0, %g0
582 mov 3, %g2 /* Set TLB type to hypervisor. */
584 stw %g2, [%g1 + %lo(tlb_type)]
677 mov 2, %g2 /* Set TLB type to cheetah+. */
680 mov 1, %g2 /* Set TLB type to cheetah. */
683 stw %g2, [%g1 + %lo(tlb_type)]
697 mov 0, %g2
699 stw %g2, [%g1 + %lo(tlb_type)]
778 TRAP_LOAD_TRAP_BLOCK(%g2, %g3)
779 add %g2, TRAP_PER_CPU_FAULT_INFO, %g2
780 stxa %g2, [%g0] ASI_SCRATCHPAD
787 sub %g2, %g3, %g2
790 add %g2, %g3, %o1
793 set prom_set_trap_table_name, %g2
794 stx %g2, [%sp + 2047 + 128 + 0x00]
795 mov 2, %g2
796 stx %g2, [%sp + 2047 + 128 + 0x08]
797 mov 0, %g2
798 stx %g2, [%sp + 2047 + 128 + 0x10]
801 sethi %hi(p1275buf), %g2
802 or %g2, %lo(p1275buf), %g2
803 ldx [%g2 + 0x08], %o1
810 set prom_set_trap_table_name, %g2
811 stx %g2, [%sp + 2047 + 128 + 0x00]
812 mov 1, %g2
813 stx %g2, [%sp + 2047 + 128 + 0x08]
814 mov 0, %g2
815 stx %g2, [%sp + 2047 + 128 + 0x10]
817 sethi %hi(p1275buf), %g2
818 or %g2, %lo(p1275buf), %g2
819 ldx [%g2 + 0x08], %o1
825 ldx [%g3 + %lo(sparc64_kern_pri_context)], %g2
829 661: stxa %g2, [%g1] ASI_DMMU
832 stxa %g2, [%g1] ASI_MMU