Lines Matching full:rzg2l_port_pinmux
141 pinmux = <RZG2L_PORT_PINMUX(6, 2, 1)>; /* ADC_TRG */
146 pinmux = <RZG2L_PORT_PINMUX(1, 0, 1)>; /* ET0_TXC */
152 pinmux = <RZG2L_PORT_PINMUX(4, 5, 1)>, /* ET0_LINKSTA */
153 <RZG2L_PORT_PINMUX(4, 3, 1)>, /* ET0_MDC */
154 <RZG2L_PORT_PINMUX(4, 4, 1)>, /* ET0_MDIO */
155 <RZG2L_PORT_PINMUX(1, 1, 1)>, /* ET0_TX_CTL */
156 <RZG2L_PORT_PINMUX(1, 2, 1)>, /* ET0_TXD0 */
157 <RZG2L_PORT_PINMUX(1, 3, 1)>, /* ET0_TXD1 */
158 <RZG2L_PORT_PINMUX(1, 4, 1)>, /* ET0_TXD2 */
159 <RZG2L_PORT_PINMUX(2, 0, 1)>, /* ET0_TXD3 */
160 <RZG2L_PORT_PINMUX(3, 0, 1)>, /* ET0_RXC */
161 <RZG2L_PORT_PINMUX(3, 1, 1)>, /* ET0_RX_CTL */
162 <RZG2L_PORT_PINMUX(3, 2, 1)>, /* ET0_RXD0 */
163 <RZG2L_PORT_PINMUX(3, 3, 1)>, /* ET0_RXD1 */
164 <RZG2L_PORT_PINMUX(4, 0, 1)>, /* ET0_RXD2 */
165 <RZG2L_PORT_PINMUX(4, 1, 1)>; /* ET0_RXD3 */
170 pinmux = <RZG2L_PORT_PINMUX(5, 1, 7)>; /* IRQ2 */
176 pinmux = <RZG2L_PORT_PINMUX(7, 0, 1)>; /* ET1_TXC */
182 pinmux = <RZG2L_PORT_PINMUX(10, 4, 1)>, /* ET1_LINKSTA */
183 <RZG2L_PORT_PINMUX(10, 2, 1)>, /* ET1_MDC */
184 <RZG2L_PORT_PINMUX(10, 3, 1)>, /* ET1_MDIO */
185 <RZG2L_PORT_PINMUX(7, 1, 1)>, /* ET1_TX_CTL */
186 <RZG2L_PORT_PINMUX(7, 2, 1)>, /* ET1_TXD0 */
187 <RZG2L_PORT_PINMUX(7, 3, 1)>, /* ET1_TXD1 */
188 <RZG2L_PORT_PINMUX(7, 4, 1)>, /* ET1_TXD2 */
189 <RZG2L_PORT_PINMUX(8, 0, 1)>, /* ET1_TXD3 */
190 <RZG2L_PORT_PINMUX(8, 4, 1)>, /* ET1_RXC */
191 <RZG2L_PORT_PINMUX(9, 0, 1)>, /* ET1_RX_CTL */
192 <RZG2L_PORT_PINMUX(9, 1, 1)>, /* ET1_RXD0 */
193 <RZG2L_PORT_PINMUX(9, 2, 1)>, /* ET1_RXD1 */
194 <RZG2L_PORT_PINMUX(9, 3, 1)>, /* ET1_RXD2 */
195 <RZG2L_PORT_PINMUX(10, 0, 1)>; /* ET1_RXD3 */
200 pinmux = <RZG2L_PORT_PINMUX(18, 5, 1)>; /* IRQ7 */
234 pinmux = <RZG2L_PORT_PINMUX(0, 0, 1)>; /* SD0_CD */
250 pinmux = <RZG2L_PORT_PINMUX(0, 0, 1)>; /* SD0_CD */