Lines Matching full:rzg2l_port_pinmux

16 		pinmux = <RZG2L_PORT_PINMUX(10, 1, 2)>, /* TX */
17 <RZG2L_PORT_PINMUX(11, 0, 2)>; /* RX */
29 pinmux = <RZG2L_PORT_PINMUX(12, 1, 2)>, /* TX */
30 <RZG2L_PORT_PINMUX(13, 0, 2)>; /* RX */
52 pinmux = <RZG2L_PORT_PINMUX(18, 0, 3)>, /* SDA */
53 <RZG2L_PORT_PINMUX(18, 1, 3)>; /* SCL */
58 pinmux = <RZG2L_PORT_PINMUX(48, 0, 4)>, /* MTCLKA */
59 <RZG2L_PORT_PINMUX(48, 1, 4)>; /* MTCLKB */
63 pinmux = <RZG2L_PORT_PINMUX(44, 0, 4)>, /* MTIOC3A */
64 <RZG2L_PORT_PINMUX(44, 1, 4)>, /* MTIOC3B */
65 <RZG2L_PORT_PINMUX(44, 2, 4)>, /* MTIOC3C */
66 <RZG2L_PORT_PINMUX(44, 3, 4)>; /* MTIOC3D */
71 pinmux = <RZG2L_PORT_PINMUX(19, 0, 3)>; /* MTIOC1A */
77 pinmux = <RZG2L_PORT_PINMUX(38, 0, 1)>, /* TxD */
78 <RZG2L_PORT_PINMUX(38, 1, 1)>; /* RxD */
82 pinmux = <RZG2L_PORT_PINMUX(48, 0, 1)>, /* TxD */
83 <RZG2L_PORT_PINMUX(48, 1, 1)>, /* RxD */
84 <RZG2L_PORT_PINMUX(48, 3, 1)>, /* CTS# */
85 <RZG2L_PORT_PINMUX(48, 4, 1)>; /* RTS# */
107 pinmux = <RZG2L_PORT_PINMUX(19, 0, 1)>; /* SD1_CD */
123 pinmux = <RZG2L_PORT_PINMUX(19, 0, 1)>; /* SD1_CD */
133 pinmux = <RZG2L_PORT_PINMUX(44, 0, 1)>, /* CK */
134 <RZG2L_PORT_PINMUX(44, 1, 1)>, /* MOSI */
135 <RZG2L_PORT_PINMUX(44, 2, 1)>, /* MISO */
136 <RZG2L_PORT_PINMUX(44, 3, 1)>; /* SSL */
140 pinmux = <RZG2L_PORT_PINMUX(45, 0, 1)>, /* BCK */
141 <RZG2L_PORT_PINMUX(45, 1, 1)>, /* RCK */
142 <RZG2L_PORT_PINMUX(45, 2, 1)>, /* TXD */
143 <RZG2L_PORT_PINMUX(45, 3, 1)>; /* RXD */
147 pinmux = <RZG2L_PORT_PINMUX(46, 0, 1)>, /* BCK */
148 <RZG2L_PORT_PINMUX(46, 1, 1)>, /* RCK */
149 <RZG2L_PORT_PINMUX(46, 2, 1)>; /* TXD */
153 pinmux = <RZG2L_PORT_PINMUX(4, 0, 1)>, /* VBUS */
154 <RZG2L_PORT_PINMUX(5, 0, 1)>, /* OVC */
155 <RZG2L_PORT_PINMUX(5, 1, 1)>; /* OTG_ID */
159 pinmux = <RZG2L_PORT_PINMUX(42, 0, 1)>, /* VBUS */
160 <RZG2L_PORT_PINMUX(42, 1, 1)>; /* OVC */