Lines Matching +full:pxa3xx +full:- +full:nand +full:- +full:controller
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 * arch/arm/mach-pxa/include/mach/irqs.h
20 #define IRQ_USBH1 PXA_IRQ(3) /* USB Host interrupt 2 (non-OHCI,PXA27x) */
21 #define IRQ_KEYPAD PXA_IRQ(4) /* Key pad controller */
23 #define IRQ_ACIPC0 PXA_IRQ(5) /* AP-CP Communication (PXA930) */
26 #define IRQ_OST_4_11 PXA_IRQ(7) /* OS timer 4-11 matches (PXA27x) */
29 #define IRQ_GPIO_2_x PXA_IRQ(10) /* GPIO[2-x] Edge Detect */
33 #define IRQ_SSP4 PXA_IRQ(13) /* SSP4 service request (PXA3xx) */
39 #define IRQ_LCD PXA_IRQ(17) /* LCD Controller Service Request */
42 #define IRQ_ACIPC2 PXA_IRQ(19) /* AP-CP Communication (PXA930) */
62 #define IRQ_USIM2 PXA_IRQ(38) /* USIM2 Controller */
63 #define IRQ_GCU PXA_IRQ(39) /* Graphics Controller (PXA3xx) */
64 #define IRQ_ACIPC1 PXA_IRQ(40) /* AP-CP Communication (PXA930) */
65 #define IRQ_MMC2 PXA_IRQ(41) /* MMC2 Controller */
67 #define IRQ_1WIRE PXA_IRQ(44) /* 1-Wire Controller */
68 #define IRQ_NAND PXA_IRQ(45) /* NAND Controller */
69 #define IRQ_USB2 PXA_IRQ(46) /* USB 2.0 Device Controller */
72 #define IRQ_DMEMC PXA_IRQ(51) /* Dynamic Memory Controller */
73 #define IRQ_MMC3 PXA_IRQ(55) /* MMC3 Controller (PXA310) */
75 #define IRQ_U2O PXA_IRQ(64) /* USB OTG 2.0 Controller (PXA935) */
76 #define IRQ_U2H PXA_IRQ(65) /* USB Host 2.0 Controller (PXA935) */
77 #define IRQ_PXA935_MMC0 PXA_IRQ(72) /* MMC0 Controller (PXA935) */
78 #define IRQ_PXA935_MMC1 PXA_IRQ(73) /* MMC1 Controller (PXA935) */
79 #define IRQ_PXA935_MMC2 PXA_IRQ(74) /* MMC2 Controller (PXA935) */
80 #define IRQ_U2P PXA_IRQ(93) /* USB PHY D+/D- Lines (PXA935) */
88 * the kernel can only run on one machine at a time, we can re-use