Lines Matching refs:RZA2_PINMUX
134 pinmux = <RZA2_PINMUX(PORTE, 0, 7)>, /* REF50CK0 */
135 <RZA2_PINMUX(PORT6, 1, 7)>, /* RMMI0_TXDEN */
136 <RZA2_PINMUX(PORT6, 2, 7)>, /* RMII0_TXD0 */
137 <RZA2_PINMUX(PORT6, 3, 7)>, /* RMII0_TXD1 */
138 <RZA2_PINMUX(PORTE, 4, 7)>, /* RMII0_CRSDV */
139 <RZA2_PINMUX(PORTE, 1, 7)>, /* RMII0_RXD0 */
140 <RZA2_PINMUX(PORTE, 2, 7)>, /* RMII0_RXD1 */
141 <RZA2_PINMUX(PORTE, 3, 7)>, /* RMII0_RXER */
142 <RZA2_PINMUX(PORTE, 5, 1)>, /* ET0_MDC */
143 <RZA2_PINMUX(PORTE, 6, 1)>, /* ET0_MDIO */
144 <RZA2_PINMUX(PORTL, 0, 5)>; /* IRQ4 */
148 pinmux = <RZA2_PINMUX(PORTK, 3, 7)>, /* REF50CK1 */
149 <RZA2_PINMUX(PORTK, 0, 7)>, /* RMMI1_TXDEN */
150 <RZA2_PINMUX(PORTK, 1, 7)>, /* RMII1_TXD0 */
151 <RZA2_PINMUX(PORTK, 2, 7)>, /* RMII1_TXD1 */
152 <RZA2_PINMUX(PORT3, 2, 7)>, /* RMII1_CRSDV */
153 <RZA2_PINMUX(PORTK, 4, 7)>, /* RMII1_RXD0 */
154 <RZA2_PINMUX(PORT3, 5, 7)>, /* RMII1_RXD1 */
155 <RZA2_PINMUX(PORT3, 1, 7)>, /* RMII1_RXER */
156 <RZA2_PINMUX(PORT3, 3, 1)>, /* ET1_MDC */
157 <RZA2_PINMUX(PORT3, 4, 1)>, /* ET1_MDIO */
158 <RZA2_PINMUX(PORTL, 1, 5)>; /* IRQ5 */
162 pinmux = <RZA2_PINMUX(PORTD, 6, 1)>, /* RIIC3SCL */
163 <RZA2_PINMUX(PORTD, 7, 1)>; /* RIIC3SDA */
167 pinmux = <RZA2_PINMUX(PORTJ, 1, 6)>; /* IRQ0 */
172 pinmux = <RZA2_PINMUX(PORTE, 2, 3)>, /* TxD2 */
173 <RZA2_PINMUX(PORTE, 1, 3)>; /* RxD2 */
177 pinmux = <RZA2_PINMUX(PORT5, 0, 3)>, /* SD0_CD */
178 <RZA2_PINMUX(PORT5, 1, 3)>; /* SD0_WP */
182 pinmux = <RZA2_PINMUX(PORT5, 4, 3)>, /* SD1_CD */
183 <RZA2_PINMUX(PORT5, 5, 3)>; /* SD1_WP */
187 pinmux = <RZA2_PINMUX(PORT5, 2, 3)>, /* VBUSIN0 */
188 <RZA2_PINMUX(PORTC, 6, 1)>, /* VBUSEN0 */
189 <RZA2_PINMUX(PORTC, 7, 1)>; /* OVRCUR0 */
193 pinmux = <RZA2_PINMUX(PORTC, 0, 1)>, /* VBUSIN1 */
194 <RZA2_PINMUX(PORTC, 5, 1)>; /* VBUSEN1 */