Lines Matching full:at91_xdmac_dt_perid
181 AT91_XDMAC_DT_PERID(8))>,
185 AT91_XDMAC_DT_PERID(9))>;
204 AT91_XDMAC_DT_PERID(8))>,
208 AT91_XDMAC_DT_PERID(9))>;
224 AT91_XDMAC_DT_PERID(8))>,
228 AT91_XDMAC_DT_PERID(9))>;
252 AT91_XDMAC_DT_PERID(10))>,
256 AT91_XDMAC_DT_PERID(11))>;
275 AT91_XDMAC_DT_PERID(10))>,
279 AT91_XDMAC_DT_PERID(11))>;
295 AT91_XDMAC_DT_PERID(10))>,
299 AT91_XDMAC_DT_PERID(11))>;
321 AT91_XDMAC_DT_PERID(38))>,
324 AT91_XDMAC_DT_PERID(39))>;
338 AT91_XDMAC_DT_PERID(26))>,
341 AT91_XDMAC_DT_PERID(27))>;
357 AT91_XDMAC_DT_PERID(36))>,
360 AT91_XDMAC_DT_PERID(37))>;
383 AT91_XDMAC_DT_PERID(22))>,
387 AT91_XDMAC_DT_PERID(23))>;
407 AT91_XDMAC_DT_PERID(22))>,
411 AT91_XDMAC_DT_PERID(23))>;
434 AT91_XDMAC_DT_PERID(24))>,
438 AT91_XDMAC_DT_PERID(25))>;
458 AT91_XDMAC_DT_PERID(24))>,
462 AT91_XDMAC_DT_PERID(25))>;
483 AT91_XDMAC_DT_PERID(34))>;
502 AT91_XDMAC_DT_PERID(32))>,
505 AT91_XDMAC_DT_PERID(33))>;
517 AT91_XDMAC_DT_PERID(31))>,
520 AT91_XDMAC_DT_PERID(30))>;
532 AT91_XDMAC_DT_PERID(35))>;
593 AT91_XDMAC_DT_PERID(12))>,
597 AT91_XDMAC_DT_PERID(13))>;
617 AT91_XDMAC_DT_PERID(12))>,
621 AT91_XDMAC_DT_PERID(13))>;
644 AT91_XDMAC_DT_PERID(14))>,
648 AT91_XDMAC_DT_PERID(15))>;
668 AT91_XDMAC_DT_PERID(14))>,
672 AT91_XDMAC_DT_PERID(15))>;
695 AT91_XDMAC_DT_PERID(16))>,
699 AT91_XDMAC_DT_PERID(17))>;
719 AT91_XDMAC_DT_PERID(16))>,
723 AT91_XDMAC_DT_PERID(17))>;
746 AT91_XDMAC_DT_PERID(0))>,
750 AT91_XDMAC_DT_PERID(1))>;
769 AT91_XDMAC_DT_PERID(0))>,
773 AT91_XDMAC_DT_PERID(1))>;
789 AT91_XDMAC_DT_PERID(0))>,
793 AT91_XDMAC_DT_PERID(1))>;
816 AT91_XDMAC_DT_PERID(2))>,
820 AT91_XDMAC_DT_PERID(3))>;
839 AT91_XDMAC_DT_PERID(2))>,
843 AT91_XDMAC_DT_PERID(3))>;
859 AT91_XDMAC_DT_PERID(2))>,
863 AT91_XDMAC_DT_PERID(3))>;
886 AT91_XDMAC_DT_PERID(4))>,
890 AT91_XDMAC_DT_PERID(5))>;
909 AT91_XDMAC_DT_PERID(4))>,
913 AT91_XDMAC_DT_PERID(5))>;
929 AT91_XDMAC_DT_PERID(4))>,
933 AT91_XDMAC_DT_PERID(5))>;
956 AT91_XDMAC_DT_PERID(6))>,
960 AT91_XDMAC_DT_PERID(7))>;
979 AT91_XDMAC_DT_PERID(6))>,
983 AT91_XDMAC_DT_PERID(7))>;
999 AT91_XDMAC_DT_PERID(6))>,
1003 AT91_XDMAC_DT_PERID(7))>;
1081 AT91_XDMAC_DT_PERID(18))>,
1085 AT91_XDMAC_DT_PERID(19))>;
1105 AT91_XDMAC_DT_PERID(18))>,
1109 AT91_XDMAC_DT_PERID(19))>;
1132 AT91_XDMAC_DT_PERID(20))>,
1136 AT91_XDMAC_DT_PERID(21))>;
1156 AT91_XDMAC_DT_PERID(20))>,
1160 AT91_XDMAC_DT_PERID(21))>;
1186 dmas = <&dma0 (AT91_XDMAC_DT_MEM_IF(0) | AT91_XDMAC_DT_PER_IF(1) | AT91_XDMAC_DT_PERID(40))>;
1239 AT91_XDMAC_DT_PERID(28))>,
1242 AT91_XDMAC_DT_PERID(29))>;